新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的DDS基本信號發(fā)生器的設(shè)計

基于FPGA的DDS基本信號發(fā)生器的設(shè)計

作者: 時間:2012-09-02 來源:網(wǎng)絡(luò) 收藏

b.JPG



3 各模塊設(shè)計
3.1 波形數(shù)據(jù)存儲方式
通過對基本原理的分析得知只需更換波形存儲器中的波形采樣數(shù)據(jù),就可以得到所需波形的信號。波形數(shù)據(jù)存儲方式包括順序存儲方式和間隔存儲方式,本設(shè)計采用順序存儲方式將方波,三角波,正弦波,鋸齒波4種波形采樣數(shù)據(jù)全部依次存儲在一個查找表里,數(shù)據(jù)分布情況如表1所示。通過改變尋址首地址,并在該波形數(shù)據(jù)存儲地址范圍內(nèi)循環(huán)尋址,從而實現(xiàn)對所需信號波形的輸出。具體實現(xiàn)方法在累加控制模塊中有介紹。

c.JPG


模塊中的波形數(shù)據(jù)存儲器是用QuartusⅡ中的MegaWizard Plug_In Manager工具添加的LPM_ROM IP核,此存儲器ROM是用波形存儲文件.mif進行初始化,波形數(shù)據(jù)可以用matlab等工具生成,用matlab生成4種波形的波表數(shù)據(jù)程序如下:
d.JPG



關(guān)鍵詞: FPGA DDS 信號發(fā)生器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉