新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 在便攜式應(yīng)用中,利用零功耗CPLD來降低系統(tǒng)總成本

在便攜式應(yīng)用中,利用零功耗CPLD來降低系統(tǒng)總成本

作者: 時(shí)間:2012-08-20 來源:網(wǎng)絡(luò) 收藏

9. 將用作低功耗協(xié)處理器

可以把很多功能從耗電的大型主處理器中卸載到節(jié)電的小型中。大量的“管理”功能必須周期性地完成。在下面的例子中,系統(tǒng)處理器可保持在節(jié)能模式,而低功耗MAX IIZ 利用其內(nèi)部振蕩器來周期性地執(zhí)行任務(wù)。如果需要的話,MAX IIZ CPLD的內(nèi)部振蕩器可與外部振蕩器進(jìn)行校準(zhǔn)。校準(zhǔn)后,外部振蕩器關(guān)斷,以進(jìn)一步降低功耗(圖9)。


圖9:CPLD內(nèi)部振蕩器可與外部振蕩器進(jìn)行校準(zhǔn)。

監(jiān)控系統(tǒng)狀態(tài):CPLD周期性地檢查系統(tǒng)狀態(tài)。如果一切正常,則繼續(xù)保持關(guān)斷,但如果出現(xiàn)問題,則CPLD記錄下問題并喚醒主處理器。驅(qū)動(dòng)藍(lán)牙LED:在很多中,驅(qū)動(dòng)藍(lán)牙LED對(duì)于CPLD而言是非常普遍的應(yīng)用。替代方案需要喚醒主處理器以及足夠的其它系統(tǒng)部件才能實(shí)現(xiàn)這一功能,相比采用CPLD要消耗更多的能量。監(jiān)控電池電量:當(dāng)主處理器保持待機(jī)時(shí),CPLD周期性地讀取電池電量。如果電源降到規(guī)定的電壓以下,則CPLD喚醒主處理器,隨即系統(tǒng)正常關(guān)斷。

本文小結(jié)

過去,低功耗便攜產(chǎn)品設(shè)計(jì)人員并不能充分利用可編程邏輯的諸多優(yōu)勢(shì)。不過,待機(jī)電流只有幾微安的CPLD的出現(xiàn)使得可編程器件成為低功耗設(shè)計(jì)人員可以選用的器件。

本文介紹了利用CPLD來實(shí)現(xiàn)通用系統(tǒng)功能的實(shí)例,展示了MAX IIZ CPLD中自停止和自啟動(dòng)電路的獨(dú)特功能。這一功能可以降低的功耗。此外,本文還介紹了怎樣將周期性的系統(tǒng)監(jiān)控和媒體傳送等任務(wù)從主處理器卸載到低功耗CPLD協(xié)處理器中。由于采用了CPLD,便攜式電子產(chǎn)品設(shè)計(jì)人員現(xiàn)在進(jìn)一步提高了開發(fā)低功耗、多功能創(chuàng)新產(chǎn)品的能力。


上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉