新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > PROTEL應(yīng)用常見問題及問答全集

PROTEL應(yīng)用常見問題及問答全集

作者: 時間:2012-05-08 來源:網(wǎng)絡(luò) 收藏

1.原理圖常見錯誤:

本文引用地址:http://m.butianyuan.cn/article/190404.htm

(1)ERC報告管腳沒有接入信號:

a. 創(chuàng)建封裝時給管腳定義了I/O屬性;

b.創(chuàng)建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上;

c. 創(chuàng)建元件時pin方向反向,必須非pin name端連線。

(2)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)建元件。

(3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時沒有選擇為global。

(4)當使用自己創(chuàng)建的多部分組成的元件時,千萬不要使用annotate.

2.PCB中常見錯誤:

(1)網(wǎng)絡(luò)載入時報告NODE沒有找到:

a. 原理圖中的元件使用了pcb庫中沒有的封裝;

b. 原理圖中的元件使用了pcb庫中名稱不一致的封裝;

c. 原理圖中的元件使用了pcb庫中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

(2)打印時總是不能打印到一頁紙上:

a. 創(chuàng)建pcb庫時沒有在原點;

b. 多次移動和旋轉(zhuǎn)了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符, 縮小pcb, 然后移動字符到邊界內(nèi)。

(3)DRC報告網(wǎng)絡(luò)被分成幾個部分:

表示這個網(wǎng)絡(luò)沒有連通,看報告文件,使用選擇CONNECTED COPPER查找。

另外提醒朋友盡量使用WIN2000, 減少藍屏的機會;多幾次導(dǎo)出文件,做成新的DDB文件,減少文件尺寸和僵死的機會。如果作較復(fù)雜得設(shè)計,盡量不要使用自動布線。

集:

問:從WORD文件中拷貝出來的符號,為什么不能夠在中正常顯示

復(fù):請問你是在SCH環(huán)境,還是在PCB環(huán)境,在PCB環(huán)境是有一些特殊字符不能顯示,因為那時保留字.

問:net名與port同名,pcb中可否連接

答復(fù):可以,可以多種方式生成網(wǎng)絡(luò),當你在在層次圖中以port-port時,每張線路圖可以用相同的NET名,它們不會因網(wǎng)絡(luò)名是一樣而連接.但請不要使用電源端口,因為那是全局的.

問::請問在PROTEL99SE中導(dǎo)入PADS文件, 為何焊盤屬性改了

復(fù):這多是因為兩種軟件和每種版本之間的差異造成,通常做一下手工體調(diào)整就可以了。

問:請問楊大蝦:為何通過軟件把power logic的原理圖轉(zhuǎn)化成protel后,在protel中無法進行屬性修改,只要一修改,要不不現(xiàn)實,要不就是全顯示屬性?謝謝!

復(fù):如全顯示,可以做一個全局性編輯,只顯示希望的部分。

問:請教鋪~的原則?

復(fù):鋪~一般應(yīng)該在你的安全間距的2倍以上.這是LAYOUT的常規(guī)知識.

問:請問Potel DXP在自動布局方面有無改進?導(dǎo)入封裝時能否根據(jù)原理圖的布局自動排開?

復(fù):PCB布局與原理圖布局沒有一定的內(nèi)在必然聯(lián)系,故此,Potel DXP在自動布局時不會根據(jù)原理圖的布局自動排開。(根據(jù)子圖建立的元件類,可以幫助PCB布局依據(jù)原理圖的連接)。

問:請問信號完整性分析的資料在什么地方購買

復(fù):Protel軟件配有詳細的信號完整性分析手冊。

問:為何鋪銅,文件哪么大?有何方法?

復(fù):鋪銅數(shù)據(jù)量大可以理解。但如果是過大,可能是您的設(shè)置不太科學(xué)。

問:有什么辦法讓原理圖的圖形符號可以縮放嗎?

復(fù):不可以。

問:PROTEL仿真可進行原理性論證,如有詳細模型可以得到好的結(jié)果

復(fù):PROTEL仿真完全兼容Spice模型,可以從器件廠商處獲得免費Spice模型,進行仿真。PROTEL也提供建模方法,具有專業(yè)仿真知識,可建立有效的模型。

問:99SE中如何加入漢字,如果漢化后好象少了不少東西! 3-28 14:17:0 但確實少了不少功能!

復(fù):可能是漢化的版本不對。

問:如何制作一個孔為2*4MM 外徑為6MM的焊盤?

復(fù):在機械層標注方孔尺寸。與制版商溝通具體要求。

問:我知道,但是在內(nèi)電層如何把電源和地與內(nèi)電層連接。沒有網(wǎng)絡(luò)表,如果有網(wǎng)絡(luò)表就沒有問題了

復(fù):利用from-to類生成網(wǎng)絡(luò)連接

問:還想請教一下99se中橢圓型焊盤如何制作?放置連續(xù)焊盤的方法不可取,線路板廠家不樂意。可否在下一版中加入這個設(shè)置項?

復(fù):在建庫元件時,可以利用非焊盤的圖素形成所要的焊盤形狀。在進行PCB設(shè)計時使其具有相同網(wǎng)絡(luò)屬性。我們可以向Protel公司建議。

問:如何免費獲取以前的原理圖庫和pcb庫

復(fù):那你可以WWW.PROTEL.COM下載

問:剛才本人提了個在覆銅上如何寫上空心(不覆銅)的文字,專家回答先寫字,再覆銅,然后冊除字,可是本人試了一下,刪除字后,空的沒有,被覆銅 覆蓋了,請問專家是否搞錯了,你能不能試一下

復(fù):字必須用PROTEL99SE提供的放置中文的辦法,然后將中文(英文)字解除元件,(因為那是一個元件)將安全間距設(shè)置成1MIL,再覆銅,然后移動覆銅,程序會詢問是否重新覆銅,回答NO。

問:畫原理圖時,如何元件的引腳次序?

復(fù):原理圖建庫時,有強大的檢查功能,可以檢查序號,重復(fù),缺漏等。也可以使用陣列排放的功能,一次性放置規(guī)律性的引腳。

問:protel99se6自動布線后,在集成塊的引腳附近會出現(xiàn)雜亂的走線,像毛刺一般,有時甚至是三角形的走線,需要進行大量手工修正,這種問題怎么避免?

復(fù):合理設(shè)置元件網(wǎng)格,再次優(yōu)化走線。

問:用PROTEL畫圖,反復(fù)修改后,發(fā)現(xiàn)文件體積非常大(虛腫),導(dǎo)出后再導(dǎo)入就小了許多。為什么??有其他辦法為文件瘦身嗎?

復(fù):其實那時因為PROTEL的鋪銅是線條組成的原因造成的,因知識產(chǎn)權(quán)問題,不能使用PADS里的“灌水”功能,但它有它的好處,就是可以自動刪除“死銅”。致與文件大,你用WINZIP壓縮一下就很小。不會影響你的文件發(fā)送。

問:請問:在同一條導(dǎo)線上,怎樣讓它不同部分寬度不一樣,而且顯得連續(xù)美觀?謝謝!

復(fù):不能自動完成,可以利用編輯技巧實現(xiàn)。

liaohm問:如何將一段圓弧進行幾等分?

fanglin163答復(fù):利用常規(guī)的幾何知識嘛。EDA只是工具。

問:protel里用的HDL是普通的VHDL

復(fù):Protel PLD不是,Protel FPGA是。

問:補淚滴后再鋪銅,有時鋪出來的網(wǎng)格會殘缺,怎么辦?

復(fù):那是因為你在補淚滴時設(shè)置了熱隔離帶原因,你只需要注意安全間距與熱隔離帶方式。也可以用修補的辦法。

問:可不可以做不對稱焊盤?拖動布線時相連的線保持原來的角度一起拖動?

復(fù):可以做不對稱焊盤。拖動布線時相連的線不能直接保持原來的角度一起拖動。

問:請問當Protel發(fā)揮到及至?xí)r,是否能達到高端EDA軟件同樣的效果

復(fù):視設(shè)計而定。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: PROTEL 問答

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉