新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 一種通用的FPGA位元電路

一種通用的FPGA位元電路

作者: 時(shí)間:2012-05-02 來源:網(wǎng)絡(luò) 收藏

c.JPG


簡單工作原理以該實(shí)現(xiàn)一個(gè)非門邏輯為例,完成非門的邏輯功能,只需要一個(gè)LB模塊即可,其工作部分如圖3中虛線框中。LB各端口A0、B0、SA、S0、A1、B1、SB和S1所加信號(hào)分別為10A10001,按照各信口對(duì)相應(yīng)反熔絲編程,需要編程的反熔絲標(biāo)識(shí)為圖3中的虛線表示的空心圓圈。編程完成后,使這些空心圓圈代表的反熔絲位元中的X與Y端連在一起,如圖2中的狀態(tài)一所示。此時(shí)再加VDD、GND及輸入信號(hào)A,高電平1和低電平0的輸入只需熔通長橫線VDD和GND上的反熔絲位元,VDD及GND從反熔絲位元的X端輸入,Y端將X端信號(hào)傳輸?shù)絃B模塊。例如A0需要為高電平,只需熔通反熔絲位元1。A信號(hào)的輸入從任一個(gè)I/O端進(jìn)入即可,圖3中選擇上半部分I/O端口,A信號(hào)進(jìn)入反熔絲位元2的Y端,反熔絲位元2的X端將其Y端的A信號(hào)傳到反熔絲位元3的X端,反熔絲位元3的Y端將其X端信口A傳到LB模塊。輸出信號(hào)OUT可從任一個(gè)I /O端輸出,原理同A信號(hào)的輸入一樣,可以選擇下半部分的3條短橫線(有可編程分離位元的橫線)任意一條上的2個(gè)反熔絲位元輸出,此輸出信號(hào)即為A信號(hào)的取反信號(hào)。

5 結(jié)束語
本文提出的新型反熔絲/熔絲位元可以單獨(dú)的存儲(chǔ)0和1,對(duì)反熔絲/熔絲擊穿后的電阻特性沒有特殊要求,因此對(duì)于市場上存在的反熔絲/熔絲基本都可以適用,所以此位元電路擁有大規(guī)模應(yīng)用的可能。

DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY



上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 電路

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉