新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 視頻信號(hào)發(fā)生器設(shè)計(jì)方案

視頻信號(hào)發(fā)生器設(shè)計(jì)方案

作者: 時(shí)間:2012-03-27 來(lái)源:網(wǎng)絡(luò) 收藏

引言

本文引用地址:http://m.butianyuan.cn/article/190591.htm

在光電測(cè)量系統(tǒng)中,需要圖像處理器進(jìn)行圖像采集、處理。目前檢測(cè)圖像處理器的信號(hào)多是標(biāo)準(zhǔn)的模擬視頻輸出,如文獻(xiàn)提出的模擬視頻,有的雖然能產(chǎn)生數(shù)字視頻但內(nèi)容是固定的,如果對(duì)內(nèi)容進(jìn)行更改則需要對(duì)數(shù)字重新編程以達(dá)到要求,比較麻煩,不能滿足日益復(fù)雜的要求。因此靈活改變視頻內(nèi)容的數(shù)字發(fā)生器的研制變得十分迫切。本文提出一種數(shù)字發(fā)生器的設(shè)計(jì)方法,此方法可以同時(shí)得到LVDS和CamerLink制式的視頻,供數(shù)字化圖像處理器檢測(cè)使用。本文提出的設(shè)計(jì)方法除可以脫離計(jì)算機(jī)獨(dú)立使用外,如果想實(shí)時(shí)更改信號(hào)發(fā)生器輸出視頻的各項(xiàng)參數(shù),無(wú)需重新改寫程序,只需把該信號(hào)發(fā)生器通過(guò)串口連接到計(jì)算機(jī)上,即可通過(guò)人機(jī)交互的方式對(duì)視頻中的目標(biāo)灰度、背景灰度,目標(biāo)大小、目標(biāo)運(yùn)動(dòng)速度進(jìn)行更改。此外目標(biāo)的背景還可以從板卡上的SDRAM中選取。與以往的視頻信號(hào)發(fā)生器相比,本文提出的信號(hào)發(fā)生器除能產(chǎn)生多種數(shù)字化視頻外,還能靈活更改所產(chǎn)生的視頻各項(xiàng)參數(shù),因此具有一定應(yīng)用價(jià)值。

1 硬件組成

數(shù)字視頻發(fā)生器主要卣FPGA模塊、單片機(jī)模塊、串行通信模塊、TTL轉(zhuǎn)L,VDS模塊、FTL轉(zhuǎn)CamerL,ink模塊、SDRAM模塊組成,整個(gè)系統(tǒng)框圖如圖1所示。

21.jpg

1.1 工作原理

數(shù)字式視頻信號(hào)主要由行同步、幀同步、像素時(shí)鐘、圖像數(shù)據(jù)組成。其中行同步?jīng)Q定一行的起始位置,幀同步?jīng)Q定一幀圖像的起始位置,像素時(shí)鐘決定一行有多少列圖像數(shù)據(jù)。根據(jù)數(shù)字圖像的組成,可以看出如果想要生成一幅數(shù)字圖像,必須包含上述要素。其行幀信號(hào)同圖像的關(guān)系如圖2所示,其中VSYN表示幀同步信號(hào),HSYN表示行同步信號(hào)。

22.jpg

其中圖像的采集是從行同步上升沿開始后,按像素時(shí)鐘采集的。

本文根據(jù)數(shù)字視頻產(chǎn)生所需的各要素進(jìn)行信號(hào)發(fā)生器的設(shè)計(jì)。主要通過(guò)FPGA產(chǎn)生行同步信號(hào)、幀同步信號(hào)、像素時(shí)鐘;通過(guò)單片機(jī)+串口通信模塊實(shí)現(xiàn)目標(biāo)參數(shù)的更改,并把更改后的參數(shù)傳遞給FPGA,供FPGA產(chǎn)生相應(yīng)運(yùn)動(dòng)的視頻信號(hào);通過(guò)視頻制式轉(zhuǎn)換模塊把FPGA生成的視頻數(shù)據(jù)及視頻控制信號(hào)轉(zhuǎn)換成LVDS和CamerLink制式的數(shù)字視頻信號(hào)。

2 FPGA控制模塊

FPGA具有高集成度、高可靠性以及開發(fā)工具智能化等特點(diǎn),目前逐步成為復(fù)雜數(shù)字電路設(shè)計(jì)的理想首選。此外FPGA可以通過(guò)編程實(shí)現(xiàn)硬件的邏輯功能,大大減少了硬件設(shè)計(jì)的復(fù)雜程度。因此本文以FPGA為核心器件產(chǎn)生視頻信號(hào),這里選用ALTERA公司的SycloncII系列的EP2C8 F25618N,采用VHDL語(yǔ)言編程生成與數(shù)字視頻有關(guān)的各個(gè)信號(hào),與單片機(jī)通信接收視頻修改參數(shù)的模塊及得到SDRAM內(nèi)部圖像的模塊。其結(jié)構(gòu)框圖如圖3所示。

23.jpg

信號(hào)發(fā)生器上電后,F(xiàn)PGA通過(guò)與單片機(jī)通信的模塊得到初始視頻各項(xiàng)參數(shù),根據(jù)參數(shù)進(jìn)行目標(biāo)大小、目標(biāo)灰度、目標(biāo)運(yùn)動(dòng)速度、背景灰度的設(shè)置,然后根據(jù)各項(xiàng)設(shè)置產(chǎn)生視頻數(shù)據(jù),F(xiàn)PGA幀同步模塊、行同步模塊、像素時(shí)鐘模塊分別產(chǎn)生幀同步、行同步、像素時(shí)鐘,圖像數(shù)據(jù)按以上控制信號(hào)從FPGA中發(fā)送出去。

在本文中FPGA各功能模塊根據(jù)基準(zhǔn)時(shí)鐘生成幀同步、行同步、像素時(shí)鐘。這里以50M時(shí)鐘為基準(zhǔn)時(shí)鐘信號(hào),根據(jù)圖像處理平臺(tái)對(duì)輸入信號(hào)的要求,設(shè)計(jì)的幀同步高電平占33ms,低電平占1.2ms,行同步高電平占35 μm,低電平占8.4μm。這里把50M基準(zhǔn)時(shí)鐘輸入像素時(shí)鐘模塊經(jīng)過(guò)鎖相后依然以50M的時(shí)鐘頻率輸出,作為像素時(shí)鐘。由于一行較多,可在程序中進(jìn)行限位,控制每行像素?cái)?shù)。像素的產(chǎn)生主要有兩種方式,一種是通過(guò)與單片機(jī)通信得到目標(biāo)像素灰度及背景像素灰度,根據(jù)這兩種灰度產(chǎn)生像素?cái)?shù)據(jù)。另一種方式是通過(guò)從連接在FPGA上的SDRAM內(nèi)讀出圖像作為背景,從與單片機(jī)通信得到目標(biāo)灰度,共同形成像素?cái)?shù)據(jù)。

模擬信號(hào)相關(guān)文章:什么是模擬信號(hào)


負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
離子色譜儀相關(guān)文章:離子色譜儀原理

上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉