新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應用 > 基于Flash型FPGA的信號源卡設(shè)計

基于Flash型FPGA的信號源卡設(shè)計

作者: 時間:2011-09-13 來源:網(wǎng)絡 收藏

c.jpg



4 實驗結(jié)果
圖4是用撥碼開關(guān)輸出250 Hz和100 Hz的測試結(jié)果。從實驗結(jié)果中可以看出當撥碼開關(guān)的前9位為011111010,第10個和第11個撥碼開關(guān)為10,然后把示波器的紅色探針放到排母的第9根到第12根上的任意一根可以在示波器上看到三角波,并且在圖的右下角可以看到當前波形的頻率,該頻率為261 Hz與理論上相差不大。當把撥碼開關(guān)的前9位改為001100100時,示波器的頻率顯示為100.94 Hz,達到了預期的效果。

d.jpg


圖5為同一個方波信號同時輸出四路,當?shù)?0個和第11個撥碼開關(guān)為11時,會在排母的第13根到第16根上同時輸出方波信號,從圖片的左邊到右邊分別為探針從第16路到第13路探測出的波形,可以看到四路都有方波信號,實現(xiàn)了四路同時輸出信號的功能。

e.jpg


通過實驗結(jié)果可以看出該卡的設(shè)計實現(xiàn)了方波,三角波,正弦波和直流信號的多路輸出以及頻率在1~500 Hz可調(diào)的功能。


上一頁 1 2 3 下一頁

關(guān)鍵詞: Flash FPGA 信號源

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉