新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA控制下面陣CCD時(shí)序發(fā)生器設(shè)計(jì)及硬件實(shí)現(xiàn)

FPGA控制下面陣CCD時(shí)序發(fā)生器設(shè)計(jì)及硬件實(shí)現(xiàn)

作者: 時(shí)間:2011-07-14 來源:網(wǎng)絡(luò) 收藏

時(shí)序模塊中,輸入為時(shí)鐘和復(fù)位信號(hào),以及兩路同步信號(hào)VD和HD;輸出除了驅(qū)動(dòng)所需的10路信號(hào)外,還包括SHP和SHD兩路用于相關(guān)雙采樣的電路以及暗像元、啞像元驅(qū)動(dòng)時(shí)序。
在對(duì)VHDL語言描述的時(shí)序進(jìn)行編譯后,對(duì)驅(qū)動(dòng)時(shí)序進(jìn)行功能仿真,仿真結(jié)果如圖5所示。

本文引用地址:http://m.butianyuan.cn/article/191097.htm

a.JPG


通過對(duì)芯片程序的下載。將功能模塊集成于CycloneII系列芯片EP2C8T144C8N中。該時(shí)序發(fā)生器頂層模塊程序資源占用率僅為3%。

4 硬件實(shí)現(xiàn)以及測(cè)試結(jié)果
信號(hào)采集驅(qū)動(dòng)電路硬件部分主要分為兩個(gè)部分,即CCD驅(qū)動(dòng)電路和偏置電壓的設(shè)計(jì)。
4.1 偏置電壓電路
對(duì)ICX098BQ的數(shù)據(jù)手冊(cè)進(jìn)行分析,Hφ1、Hφ2水平移位驅(qū)動(dòng)工作電壓峰峰值為3.3 V,分別為-3.3~0 V和0~3.3 V,Vφ1、Vφ3垂直轉(zhuǎn)移工作電壓為5.5 V(-5.5~0 V),Vφ2A、Vφ2B為三電平,工作電壓為(-5.5 V、0 V、+15 V)。因而需要-5.5 V和+15 V作為CCD垂直驅(qū)動(dòng)時(shí)序的工作電壓。偏置電壓+15 V和-5.5 V采用Linear公司生產(chǎn)的LDOLT3487獲得,偏置電壓產(chǎn)生電路如圖6所示。

f.JPG



關(guān)鍵詞: FPGA CCD 面陣 發(fā)生器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉