新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的紅外遙控信號(hào)接收模塊的設(shè)計(jì)

基于FPGA的紅外遙控信號(hào)接收模塊的設(shè)計(jì)

作者: 時(shí)間:2011-06-30 來源:網(wǎng)絡(luò) 收藏

e.JPG


FSM各個(gè)狀態(tài)說明如表1所列。

3 電路仿真、實(shí)現(xiàn)及應(yīng)用測試
編寫測試向量文件,在VCS和VirSim仿真工具中進(jìn)行功能仿真,經(jīng)檢驗(yàn)完全符合設(shè)計(jì)要求。仿真結(jié)果圖如圖4所示。本設(shè)計(jì)的實(shí)現(xiàn)平臺(tái)采用Xilinx公司的SPARTANIII OFP封裝的XC3S400-4PQ208C,總邏輯門為400k門。經(jīng)綜合、適配、仿真、布局布線后僅占用比較少的器件資源。整個(gè)系統(tǒng)下載到后在50MHz時(shí)鐘頻率下能正常工作,在RM-139C超級(jí)版萬能電視機(jī)遙控器遙控下,按下不同的按鍵,LED七段四位數(shù)碼管經(jīng)過譯碼后顯示不同的按鍵遙控碼。

a.JPG



4 結(jié)束語
用HDL和可編程邏輯器件(/CPLD)設(shè)計(jì)數(shù)字系統(tǒng)有傳統(tǒng)方法無可比擬的優(yōu)越性,它已經(jīng)成為大規(guī)模集成電路設(shè)計(jì)最有效的一種手段。本文采用VerilogHDL設(shè)計(jì)了電路。為簡單起見,本設(shè)計(jì)中只對(duì)遙控傳輸?shù)臄?shù)據(jù)部分進(jìn)行解碼,不失一般性。本文提出的基于FPGA的的設(shè)計(jì)方案經(jīng)過電路仿真、FPGA實(shí)現(xiàn)及應(yīng)用測試驗(yàn)證該完全符合通信協(xié)議的要求。


上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉