新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的HD-SDI下變換的研究與設(shè)計(jì)

基于FPGA的HD-SDI下變換的研究與設(shè)計(jì)

作者: 時(shí)間:2010-12-15 來源:網(wǎng)絡(luò) 收藏

有效垂直像素點(diǎn)處理原理:找到一行數(shù)據(jù)中的有效圖像像素點(diǎn),然后按式(1)在高清一行1 920個(gè)有效像素點(diǎn)中按照16個(gè)點(diǎn)取6個(gè)點(diǎn)循環(huán)抽取,從而得到標(biāo)清所要求的720個(gè)有效像素點(diǎn)。有效行處理與有效垂直像素點(diǎn)處理程序流程圖,如圖2所示。
h.jpg

有效行處理與有效垂直像素點(diǎn)處理的邏輯分析儀實(shí)時(shí)采樣圖如圖3所示。由圖3可以看出,C_rg4為C_in的4個(gè)寄存器延時(shí),行計(jì)數(shù)line_e- nt=21可以看出此圖采樣是的高清分量視頻有效視頻21行的數(shù)據(jù),在檢測到有效視頻行起始SAV后對有效像素點(diǎn)進(jìn)行計(jì)數(shù)(計(jì)數(shù)值為Pix_ent),然后針對Pix_ent進(jìn)行抽取處理得到標(biāo)清分量信號所需要的像素點(diǎn)通過Y_out和C_out輸出。
c.JPG

2.2 所取字RAM控制和YC復(fù)合處理
所取字RAM控制主要是對有效行所取Y、C字的存取RAM進(jìn)行控制的模塊。有效行所取字RAM模塊用來完成所取的像素緩存和時(shí)鐘的轉(zhuǎn)換與匹配,由圖1可以看出,首先把重采樣針對高清信號行所取的構(gòu)造標(biāo)清信號所要有效像素點(diǎn)存進(jìn)有效行所取字的RAM,同時(shí)把重采樣模塊輸出的存720個(gè)有效像素點(diǎn)時(shí)間長度控制使能en信號給所取字RAM控制模塊。所取字RAM控制模塊主要是給讀地址、讀使能與讀時(shí)鐘27 MHz去讀取所取Y、C字RAM中的有效像素點(diǎn)送給YC復(fù)合模塊。YC復(fù)合模塊主要作用是把所得的色度信號Y與色差信號C兩個(gè)通道的數(shù)據(jù)合成一個(gè)通道的時(shí)分復(fù)用Y/C數(shù)據(jù),其處理方式是根據(jù)輸入的有效像素的時(shí)間長度使能eno,用54 MHz的時(shí)鐘去讀取27 MHz的Y和C數(shù)據(jù),從而完成時(shí)分復(fù)合,再送給YC緩存RAM存下數(shù)據(jù)。其YC復(fù)合處理圖如4所示。

b.JPG
YC緩存RAM作用主要是緩存幾行標(biāo)清所要的有效像素?cái)?shù)據(jù)。由于高清視頻信號一幀圖像中,其開始的場消隱時(shí)間比標(biāo)清視頻信號短,而有效行數(shù)據(jù)的出現(xiàn)就比標(biāo)清視頻快,為了不讓一幀圖像的有效信息丟失,使用了RAM去緩存了幾行的有效數(shù)據(jù)。除此以外,YC緩存RAM模塊也起到了時(shí)鐘轉(zhuǎn)換與匹配的作用,把54 MHz的數(shù)據(jù)轉(zhuǎn)換為27 MHz的數(shù)據(jù)輸出給標(biāo)清視頻構(gòu)造模塊。

p2p機(jī)相關(guān)文章:p2p原理




關(guān)鍵詞: HD-SDI FPGA 變換

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉