新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA的DDS調(diào)頻信號(hào)研究與實(shí)現(xiàn)

FPGA的DDS調(diào)頻信號(hào)研究與實(shí)現(xiàn)

作者: 時(shí)間:2010-11-16 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言

本文引用地址:http://m.butianyuan.cn/article/191475.htm

  直接數(shù)字頻率合成器()技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對(duì)硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的芯片,專用芯片采用了特定工藝,內(nèi)部數(shù)字信號(hào)抖動(dòng)很小,輸出信號(hào)的質(zhì)量高。然而在某些場(chǎng)合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時(shí)如果用高性能的器件設(shè)計(jì)符合自己需要的DDS電路就是一個(gè)很好的解決方法,它的可重配置性結(jié)構(gòu)能方便的實(shí)現(xiàn)各種復(fù)雜的調(diào)制功能,具有很好的實(shí)用性和靈活性。

  2DDS發(fā)生器框圖設(shè)計(jì)




上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA DDS 調(diào)頻信號(hào)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉