新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 數(shù)字中頻正交采樣及其FPGA實(shí)現(xiàn)

數(shù)字中頻正交采樣及其FPGA實(shí)現(xiàn)

作者: 時(shí)間:2010-11-11 來源:網(wǎng)絡(luò) 收藏


3 基于的硬件仿真結(jié)果
為便于觀察,仿真時(shí)可設(shè)定輸入信號(hào)A (t)為常數(shù),A/D的率fs為8 MHz來對(duì)信號(hào)進(jìn)行中頻并插值,以得到二路正交信號(hào)。運(yùn)用QuartusⅡ的仿真結(jié)果如圖3所示。

本文引用地址:http://m.butianyuan.cn/article/191481.htm


圖3中,data為A/D后的輸入信號(hào),xor為符號(hào)修正后的信號(hào),i_out,q_out為輸出信號(hào)。
之后,將仿真程序下載到電路板中的(使用的是ALTERA公司的EPlC3T144C7芯片)中,便可用示波器觀察到如圖4所示的仿真結(jié)果。


從圖4可以看出,I,Q兩路輸出為相似的波形,符合前面的設(shè)定A(t)為常數(shù);其中圖4(a)為圖4(b)的展開圖,由圖4可以看出,I,Q兩路
信號(hào)存在相位上的差異。

4 結(jié)束語(yǔ)
本文詳細(xì)介紹了中頻直接正交采樣及Bessel插值理論,并基于這一理論,用將一路中頻信號(hào)分解成了兩路正交數(shù)字信號(hào),本文同時(shí)重點(diǎn)給出了用FPGA實(shí)現(xiàn)這一過程的詳細(xì)方案。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 數(shù)字中頻 采樣

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉