基于DDS和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻信號(hào)源的研究
擴(kuò)展頻譜通信(Spread Spectrum Communication)作為一種新型的通信體系,具有抗干擾能力強(qiáng)、截獲率低、碼分多址、信號(hào)隱蔽、保密、易于測(cè)距等優(yōu)點(diǎn),是通信領(lǐng)域的一個(gè)重要發(fā)展方向。正是由于這些優(yōu)點(diǎn),擴(kuò)頻通信在軍事上受到了極大的重視。為配合高動(dòng)態(tài)擴(kuò)頻接收機(jī)的研究,迫切需要一臺(tái)能夠精確模擬高機(jī)動(dòng)目標(biāo)環(huán)境條件下的擴(kuò)頻信號(hào)的信號(hào)源。本文提出的基于DDS(Direct Digital Synthesis)和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源不但能夠模擬擴(kuò)頻信號(hào),而且由于采用了使用DDS技術(shù)的頻率合成器AD9854,能夠?qū)崿F(xiàn)高速的頻率跳變,因此該信號(hào)源就能夠比較精確地模擬多普勒效應(yīng),實(shí)現(xiàn)高動(dòng)態(tài)仿真。
本文引用地址:http://m.butianyuan.cn/article/191542.htm可編程邏輯器件(Programmable Logic Device,PLD)及其應(yīng)用是20世紀(jì)70年代誕生的一門新興技術(shù),PLD具有集成度高、可靠性強(qiáng)、可重復(fù)編程等特點(diǎn)。PLD器件包括PROM、GAL、EPLD、ispLSI和FPGA,其中FPGA編程靈活,它的I/O引腳多達(dá)幾百條,一片F(xiàn)PGA就可以實(shí)現(xiàn)邏輯功能十分復(fù)雜的邏輯部件或者一個(gè)小型數(shù)字系統(tǒng)。本文介紹的系統(tǒng)選用ALTERA公司的FLEX10K系列器件,主要完成提取數(shù)據(jù)和擴(kuò)頻調(diào)制。
1 高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源的原理簡(jiǎn)介
原理如圖1所示,該信號(hào)源從原理上主要分為擴(kuò)頻調(diào)制和載波調(diào)制兩部分,而單片機(jī)則起到核心控制的作用。單片機(jī)AT89C52一共連接了四個(gè)外設(shè):可編程I/O接口芯片8155、液晶顯示模塊MGLS-19264、時(shí)鐘發(fā)生器AD9850和頻率合成器AD9854。
(1)擴(kuò)頻調(diào)制。擴(kuò)頻調(diào)制主要由可編程邏輯器件FPGA來完成。五組PCM碼和八組PN碼分別存在兩塊EPROM中,液晶顯示屏提供給用戶一個(gè)友好的界面,提示用戶輸入各種參數(shù)。單片機(jī)依照用戶從鍵盤輸入的組別產(chǎn)生地址;FPGA根據(jù)單片機(jī)提供的地址,按照AD9850產(chǎn)生的時(shí)鐘,從EPROM中提取數(shù)據(jù),并在FPGA內(nèi)部完成擴(kuò)頻調(diào)制,然后送出數(shù)據(jù),進(jìn)行載波調(diào)制。
擴(kuò)頻調(diào)制采用直接序列擴(kuò)頻調(diào)制(DS),輸出的信號(hào)波形為:
AD9850使用了先進(jìn)的直接數(shù)字頻率合成技術(shù)(DDS),是高速度、高性能的完全數(shù)字化的可編程頻率合成器和時(shí)鐘發(fā)生器。此處AD9850產(chǎn)生了一個(gè)5.23264MHz的時(shí)鐘信號(hào)。
(2)載波調(diào)制。載波調(diào)制采用二進(jìn)制相移鍵控(BPSK)。一般的BPSK信號(hào)的表達(dá)式為:
載波調(diào)制選用可編程頻率合成器AD9854。AD9854是采用DDS技術(shù)、高度集成化的器件。配合內(nèi)部?jī)蓚€(gè)高速、高性能的正交數(shù)模轉(zhuǎn)換器和一個(gè)比較器來完成數(shù)字可編程的I、Q兩路頻率合成功能。AD9854可以完成SINGIE-TONE、FSK、RANPED FSK、CHIRP、BPSK等調(diào)制功能。AD9854創(chuàng)新的高速DDS內(nèi)核提供了48比特的頻率分辨率。AD9854的電路結(jié)構(gòu)允許同時(shí)產(chǎn)生兩路正交的高達(dá)150MHz的輸出,并且輸出的頻率可以在數(shù)字的調(diào)整下以每秒100兆個(gè)新頻率點(diǎn)的速度跳變。兩個(gè)12比特的乘法器可以實(shí)現(xiàn)可編程的幅度調(diào)制,輸出整形鍵控和精確的正交輸出幅度控制。AD9854的可編程4~20倍參考時(shí)鐘倍頻器電路可以用較低頻率的外部參考時(shí)鐘而在內(nèi)部產(chǎn)生一個(gè)高達(dá)300MHz的時(shí)鐘。AD9854工作在并行工作方式下時(shí),有8根數(shù)據(jù)線、6根地址線與單片機(jī)相連。AD9854的頻率控制字FTW=Fout×248/CLKIN。
通過單片機(jī)不斷地改變AD9854的頻率轉(zhuǎn)換字(FTW)來完成對(duì)多普勒效應(yīng)的模擬。對(duì)輸出幅度的控制也是通過單片機(jī)寫AD9854內(nèi)部寄存器來完成。
2 高動(dòng)態(tài)仿真的原理和實(shí)現(xiàn)方案
多普勒效應(yīng)是由于信號(hào)發(fā)射端與接收端之間的相對(duì)運(yùn)動(dòng)引起的。本文介紹的高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源模擬的多普勒現(xiàn)象,屬于動(dòng)點(diǎn)對(duì)靜止點(diǎn)之間的情況。
假設(shè)動(dòng)點(diǎn)以速度V面向靜止點(diǎn)運(yùn)動(dòng),電磁波傳播速度為C,發(fā)出的信號(hào)初始頻率為F,則靜止點(diǎn)接收的頻率為:F’= F×C/(C-V);若動(dòng)點(diǎn)以速度V背向靜止點(diǎn)方向運(yùn)動(dòng),則有:F’=F×C/(C+V)。設(shè)F’=F+Fd,則Fd=F’-F。而對(duì)后一種情況
設(shè)動(dòng)點(diǎn)做勻變速運(yùn)動(dòng),即V=at,則有Fd1=t×(F×a/C),Fd2=-t×(F×a/C),設(shè)K=F×a/C,于是Fd1=K×t,Fd2=-K×t,K為常數(shù)。由F’=F+Fd可知接收到的頻率F’圍繞中心頻率F對(duì)時(shí)間t呈線性變化。
因此本信號(hào)源模擬的多普勒效應(yīng)頻率變化如圖2所示(圖中0、1、2、3表示一個(gè)周期的四種狀態(tài))。
評(píng)論