新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 在FPGA中實(shí)現(xiàn)源同步LVDS接收正確字對(duì)齊

在FPGA中實(shí)現(xiàn)源同步LVDS接收正確字對(duì)齊

作者: 時(shí)間:2009-08-03 來源:網(wǎng)絡(luò) 收藏

在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時(shí)鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對(duì)齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會(huì)定義特殊的碼型(常見的碼型如8B/10B編碼中的K28.5)用于字對(duì)齊處理。另一些帶源同步時(shí)鐘的接口,通常會(huì)利用低頻的源同步時(shí)鐘來攜帶字對(duì)齊信息,用于接收端的正確恢復(fù)。對(duì)上述兩種方案都可以進(jìn)行正確處理。那么,如何中利用低頻源同步時(shí)鐘實(shí)現(xiàn)低壓差分信號(hào)()接收字對(duì)齊呢?

本文引用地址:http://m.butianyuan.cn/article/191976.htm


在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時(shí)鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對(duì)齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會(huì)定義特殊的碼型(常見的碼型如8B/10B編碼中的K28.5)用于字對(duì)齊處理。另一些帶源同步時(shí)鐘的接口,通常會(huì)利用低頻的源同步時(shí)鐘來攜帶字對(duì)齊信息,用于接收端的正確恢復(fù)。對(duì)上述兩種方案都可以進(jìn)行正確處理。對(duì)于標(biāo)準(zhǔn)協(xié)議,F(xiàn)PGA通常都會(huì)有知識(shí)產(chǎn)權(quán)(IP)模塊提供。本文主要討論在FPGA中利用低頻源同步時(shí)鐘實(shí)現(xiàn)低壓差分信號(hào)(LVDS)接收字對(duì)齊的設(shè)計(jì)方法及步驟。


LVDS已經(jīng)成為業(yè)界高速傳輸最普遍應(yīng)用的差分標(biāo)準(zhǔn)。LVDS的優(yōu)勢(shì)包括:由于采用差分信號(hào)帶來的對(duì)共模噪聲的免疫能力,進(jìn)而提高了抗噪聲能力;功率消耗較小,噪聲較小等。由于LVDS有比較好的抗躁聲特性,它可以采用低至幾百毫伏的信號(hào)擺幅,進(jìn)而可以支持更高的數(shù)據(jù)速率。


LVDS串行器/解串器(SERDES)可以完成多位寬度的并行信號(hào)到LVDS串行信號(hào)的轉(zhuǎn)換以及反方向操作,如圖1所示。有些器件提供圖1中的隨路時(shí)鐘,但有些器件可能并不提供,這時(shí)LVDS解串器還必須具有時(shí)鐘恢復(fù)(CDR)功能。市面上有各種規(guī)格的LVDS SERDES器件,此外FPGA或其它一些器件也都能集成LVDS SERDES模塊。

圖1:LVDS串行器/解串器的功能示意圖。


圖1:LVDS串行器/解串器的功能示意圖。


為確保正確的數(shù)據(jù)傳送,通過LVDS接收器后必須能恢復(fù)字順序,即輸入到LVDS串行器的最高比特能夠正確地出現(xiàn)在解串器恢復(fù)輸出數(shù)據(jù)的最高比特位置上,至少是需要預(yù)先知道出現(xiàn)在哪個(gè)比特位置上后再進(jìn)行調(diào)整。圖2和圖3分別給出了4位寬度下字順序得到保留和沒有得到保留的例子。對(duì)于圖3的情況,需要采用一種方法找把字順序調(diào)整過來。

圖2:字順序得到保留。
圖2:字順序得到保留。

圖3:字順序沒有得到保留。
圖3:字順序沒有得到保留。


字順序的調(diào)整通常采用尋找訓(xùn)練碼來進(jìn)行。一些標(biāo)準(zhǔn)的協(xié)議通常會(huì)定義特殊的碼型來進(jìn)行字對(duì)齊處理,比如8B/10B編碼中K28.5碼型的主要功能就是字對(duì)齊處理。發(fā)送端在有效數(shù)據(jù)中插入K28.5碼型,接收端在收到的數(shù)據(jù)中尋K28.5碼型,找到之后以這個(gè)碼型為參考得到正確的并行數(shù)據(jù)輸出。此外,諸如SDH協(xié)議就利用幀頭位置的A1A2字節(jié)來進(jìn)行字對(duì)齊處理。


另外一些相對(duì)低速的LVDS接口也利用低頻的源同步時(shí)鐘來攜帶字對(duì)齊信息,以便在接收端實(shí)現(xiàn)正確的數(shù)據(jù)恢復(fù)。這里的低頻源同步時(shí)鐘也如圖1中的隨路時(shí)鐘,LVDS數(shù)據(jù)和隨路時(shí)鐘之間的倍數(shù)關(guān)系通常等于LVDS串行化時(shí)的倍數(shù)因子。比如,德州儀器(TI)的SN65LVDS95 LVDS發(fā)送器,不僅可完成21:3的LVDS串行化發(fā)送,還將21位的并行數(shù)據(jù)和時(shí)鐘串行化成3路LVDS數(shù)據(jù)輸出和1路時(shí)鐘輸出。串行化因子的值等于7,所以輸出時(shí)鐘的頻率是LVDS數(shù)據(jù)速率的七分之一。通過這個(gè)隨路時(shí)鐘,配套的解串器SN65LVDS96就能夠正確恢復(fù)并行數(shù)據(jù)。


與這類單獨(dú)的LVDS SERDES器件相比,F(xiàn)PGA集成LVDS模塊能提供更高的集成度,并簡(jiǎn)化硬件設(shè)計(jì)、節(jié)省PCB面積,從而降低應(yīng)用成本。高端FPGA還在I/O單元里固化了LVDS串行器/解串器,支持非常高的速率,比如Altera公司的Stratix III系列。


Stratix III FPGA系列是Altera公司基于TSMC 65nm工藝的高端FPGA,是業(yè)界高密度高性能可編程邏輯器件中,功耗最低的產(chǎn)品系列。Stratix III 器件可以同時(shí)提供最多276對(duì)LVDS串行化發(fā)送模塊和276對(duì)LVDS解串行化接收模塊,每路LVDS最高可以支持1.6Gbps。此外,它還獨(dú)家提供可編程的輸出擺幅和預(yù)加重功能,以支持長(zhǎng)距離背板傳送,如圖4所示。

圖4:Stratix III 支持可編程的輸出擺幅(Vs(p-p))和預(yù)加重(Vpp(p-p))。


圖4:Stratix III 支持可編程的輸出擺幅(Vs(p-p))和預(yù)加重(Vpp(p-p))。


圖5顯示了Stratix III的LVDS接收器中固化在I/O單元里的模塊。源同步的低頻時(shí)鐘rx_inclk通過PLL倍頻移相后得到DIFFI/OCLK,對(duì)輸入數(shù)據(jù)rx_in進(jìn)行采樣,采樣后的數(shù)據(jù)可以進(jìn)行最高因子為10的解串行化。

圖5:Stratix III I/O固化的LVDS接收器。


圖5:Stratix III I/O固化的LVDS接收器。


由于FPGA具有非常高的靈活性,比如支持不同LVDS輸入數(shù)據(jù)和輸入時(shí)鐘之間的倍頻關(guān)系,以及不同的解串行化因子,所以Stratix III LVDS硬核模塊的輸出字順序通常是不確定的,每次上電或者復(fù)位后字順序都有可能發(fā)生變化,使用時(shí)需要根據(jù)特殊碼型進(jìn)行字對(duì)齊處理。
當(dāng)輸入到FPGA的數(shù)據(jù)和時(shí)鐘之間的倍數(shù)關(guān)系等于解串器的解串行化因子時(shí),F(xiàn)PGA與單獨(dú)的LVDS解串器一樣,有確定的字順序輸出,可以在沒有訓(xùn)練碼型的情況下繼續(xù)正常應(yīng)用。圖6是解串行化因子為7時(shí)的時(shí)序圖。假設(shè)隨路時(shí)鐘的上升沿對(duì)應(yīng)數(shù)據(jù)的最高比特,在FPGA內(nèi)部,PLL會(huì)從隨路時(shí)鐘產(chǎn)生一個(gè)進(jìn)行過相位調(diào)整的7倍頻率采樣時(shí)鐘。此時(shí)鐘對(duì)輸入數(shù)據(jù)進(jìn)行采樣后送入解串器,通過控制解串器的裝載時(shí)鐘相位,得到確定的并行數(shù)據(jù)輸出字順序。裝載時(shí)鐘的相位相對(duì)隨路時(shí)鐘相位的固定差異是通過接收PLL的相位控制來實(shí)現(xiàn)的,因此必須在輸入時(shí)鐘穩(wěn)定后再釋放PLL的復(fù)位控制,或者等輸入時(shí)鐘穩(wěn)定后再?gòu)?fù)位PLL一次,否則輸出的字順序在每次上電時(shí)都可能不固定。

圖6:LVDS接收及解串行化時(shí)序圖。


圖6:LVDS接收及解串行化時(shí)序圖。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA LVDS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉