新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 借助創(chuàng)新電子設(shè)計(jì)平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)

借助創(chuàng)新電子設(shè)計(jì)平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2009-05-19 來(lái)源:網(wǎng)絡(luò) 收藏

問(wèn)世已經(jīng)超過(guò)20年,現(xiàn)在在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演著越來(lái)越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢(shì)。不過(guò),對(duì)于很多設(shè)計(jì)者來(lái)講這還是“新鮮事物”。學(xué)習(xí)并掌握一項(xiàng)新的技術(shù)或具備某種能力,比如學(xué)習(xí)開發(fā)技術(shù)并將其應(yīng)用到實(shí)際系統(tǒng)中,這是一項(xiàng)艱巨任務(wù)。Altium Designer 提供了一種簡(jiǎn)單輕松的方法,可以幫助軟/硬件工程師共同應(yīng)對(duì)FPGA嵌入式系統(tǒng)開發(fā)的挑戰(zhàn)。Altium designer擁有強(qiáng)大的嵌入式系統(tǒng)設(shè)計(jì)功能以及非常便捷的設(shè)計(jì)流程,它在FPGA 及嵌入式智能方面有如下優(yōu)勢(shì):

本文引用地址:http://m.butianyuan.cn/article/192037.htm

1) 完整功能、統(tǒng)一的設(shè)計(jì)環(huán)境

a) 簡(jiǎn)單易用的FPGA設(shè)計(jì)工具鏈(包括原理圖和HDL語(yǔ)言混合編輯器、編譯器、綜合器和下載)

b) 完整的嵌入式軟件開發(fā)環(huán)境(包括編輯器、編譯器、生成器、連接器和調(diào)試器)

c) 性系統(tǒng)驗(yàn)證平臺(tái)――NB2 (搭載了豐富的外圍接口板和可相互替換的FPGA子板)


2) 數(shù)字組合邏輯電路開發(fā)功能

a) 放置和連接預(yù)先綜合的器件

b) 電路原理圖和 HDL語(yǔ)言混合輸入方法

c) 豐富的虛擬儀器模塊

d) 高度抽象化的系統(tǒng)設(shè)計(jì)――OpenBus

e) 靈活的C語(yǔ)言到HDL語(yǔ)言轉(zhuǎn)換――CtoH


3) 嵌入式軟件設(shè)計(jì)功能

a) 專業(yè)的編碼環(huán)境

b) 獨(dú)立于處理器的 Viper C-編譯器

c) 目標(biāo)代碼自由的移植――DSF

d) 完整的源代碼級(jí)調(diào)試


4) 性系統(tǒng)驗(yàn)證平臺(tái)NB2(實(shí)施并調(diào)試你的方案)

a) 獨(dú)立于FPGA廠商的子板

b) 靈活的外圍設(shè)備板

c) 實(shí)時(shí)調(diào)試和更新

d) 對(duì)產(chǎn)品板的持續(xù)研發(fā)

5) 設(shè)計(jì)實(shí)施模式間緊密結(jié)合

a) 設(shè)計(jì)移動(dòng)到目標(biāo)硬件

b) PCB和FPGA間設(shè)計(jì)協(xié)同

接下來(lái),我們將在Altium Designer平臺(tái)下,利用一個(gè)視頻捕獲輸出的實(shí)例去親身體驗(yàn)如何輕松、便捷地實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)。在這個(gè)例子中,我們將使用Altium Designer內(nèi)的幾個(gè)專門針對(duì)提高設(shè)計(jì)效率,簡(jiǎn)便設(shè)計(jì)過(guò)程而開發(fā)的特定功能。它們包括:OpenBus系統(tǒng)開發(fā);FPGA項(xiàng)目的自動(dòng)配置;處理器軟件架構(gòu)――DSF。


上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉