新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于DDS驅(qū)動(dòng)PLL結(jié)構(gòu)的寬帶頻率合成器設(shè)計(jì)

基于DDS驅(qū)動(dòng)PLL結(jié)構(gòu)的寬帶頻率合成器設(shè)計(jì)

作者: 時(shí)間:2009-05-15 來源:網(wǎng)絡(luò) 收藏

模塊在該設(shè)計(jì)結(jié)構(gòu)中尤為重要。在此采用ADF4113鎖相環(huán)芯片。ADI公司研制的數(shù)字鎖相頻率合成器ADF4113,最高工作頻率可達(dá)4 GHz,主要應(yīng)用于無線射頻領(lǐng)域,用以構(gòu)成數(shù)字鎖相環(huán),鎖定某一頻率。該電路內(nèi)部資源主要包括可編程的模分頻器:8/9,16/17,3z/33,64/65;可編程的14位參考頻率分頻器;可編程的射頻信號(hào)分頻器;3線串行總線接口;模擬和數(shù)字的鎖定狀態(tài)檢測功能。該芯片的最高鑒相頻率達(dá)到55 MHz,芯片的底噪為-171 dBc/

2 電路分析與仿真
為了分析和評(píng)估提出的頻率綜合器性能,采用ADISim軟件對(duì)該方案的相位噪聲模擬仿真。仿真結(jié)果如圖4,圖5所示。這里給出頻率為810 MHz,環(huán)路帶寬為120 kHz的相位噪聲仿真圖形以及鎖定時(shí)間圖形,從圖中可以看出,該方案滿足了設(shè)計(jì)目標(biāo)的要求。

3 實(shí)驗(yàn)及測量結(jié)果
為了檢驗(yàn)文中給出的頻率綜合器性能,使用Agi-lent E4401B對(duì)掃頻源的相位噪聲、雜散進(jìn)行測量,測量結(jié)果如圖6~圖8所示。594~999 MHz包含了很多頻點(diǎn),測試時(shí)選擇了一系列較有代表性的點(diǎn)進(jìn)行測量,限于篇幅,這里給出810 MHz頻點(diǎn)相位噪聲和雜散的測量結(jié)果。由圖可見,相噪為-92 dBc/


4 結(jié)語
介紹了一種采用激勵(lì)的頻率合成器,有效地克服了寬帶系統(tǒng)中輸出頻率較低和PLL頻率分辨率低的缺點(diǎn)。取長補(bǔ)短實(shí)現(xiàn)頻率合成,實(shí)現(xiàn)了單一技術(shù)難以達(dá)到的效果。


上一頁 1 2 下一頁

關(guān)鍵詞: DDS PLL 驅(qū)動(dòng) 寬帶頻率

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉