新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于PLD的納秒級脈沖發(fā)生器

基于PLD的納秒級脈沖發(fā)生器

作者: 時間:2009-03-20 來源:網(wǎng)絡(luò) 收藏

4 結(jié) 語

本文引用地址:http://m.butianyuan.cn/article/192124.htm

本文利用XILINX公司的復(fù)雜可編程邏輯器件,結(jié)合VHDL語言,提出了一種可控納秒級脈沖信號發(fā)生器的設(shè)計方法,并且通過仿真驗證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統(tǒng)中,采用MOS管、二極管、脈沖形成線等作為核心器件,該信號源必不可少的要一個觸發(fā)源。利用可控高速信號發(fā)生器作為觸發(fā)源,可以有效地實現(xiàn)對千伏高壓的精確控制。在高速數(shù)字系統(tǒng)中,數(shù)據(jù)在器件間的串行傳輸速率可以達到幾百Mb/s。此時,由于時鐘周期非常小(通常只有幾納秒),為了保證高速數(shù)據(jù)的可靠接收,數(shù)據(jù)與時鐘的相對位置要求非常嚴格,以避免發(fā)生數(shù)據(jù)的錯位或在數(shù)據(jù)變化邊沿對數(shù)據(jù)采樣,亦可采用該多路高速信號發(fā)生器。簡便可靠的納秒信號發(fā)生器在電子系統(tǒng)設(shè)計中將越來越具有使用價值。


上一頁 1 2 3 下一頁

關(guān)鍵詞: PLD 脈沖發(fā)生器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉