基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)
3 軟件設(shè)計(jì)
本文軟件設(shè)計(jì)主要對(duì)單片機(jī)和FPGA進(jìn)行編程。其中對(duì)單片機(jī)編程主要應(yīng)用C語(yǔ)言進(jìn)行編程,對(duì)FPGA主要應(yīng)用VHDL語(yǔ)言編寫。其中單片機(jī)程序框圖如圖4所示。FPGA程序流程框圖如圖5所示。本文引用地址:http://m.butianyuan.cn/article/194997.htm
4 結(jié)論
本文介紹了一種基于FPGA的數(shù)字視頻信號(hào)發(fā)生器,此發(fā)生器能夠同時(shí)產(chǎn)生CamerLink和LVDS制式的視頻信號(hào),同時(shí)此視頻信號(hào)發(fā)生器可通過人機(jī)對(duì)話的方式對(duì)所產(chǎn)生的視頻信號(hào)中的目標(biāo)、背景灰度、目標(biāo)大小、運(yùn)動(dòng)速度等參數(shù)實(shí)時(shí)更改,從而達(dá)到檢測(cè)圖像處理平臺(tái)目標(biāo)分辨能力、目標(biāo)捕獲能力、目標(biāo)捕獲目標(biāo)跟蹤速度、目標(biāo)跟蹤精度等指標(biāo)的目的。因此具有一定應(yīng)用價(jià)值。
評(píng)論