多總線融合式通用自動測試系統(tǒng)設(shè)計
該基本型能夠適應(yīng)多種測試需求,從以上各方案中可以得出在以此基本型建立自動測試系統(tǒng)時,可加入總線,也可不配置總線建立小型測試系統(tǒng),基于此基本型建立測試系統(tǒng)方法如圖2所示。本文引用地址:http://m.butianyuan.cn/article/195049.htm
1.3 轉(zhuǎn)接口設(shè)計
要實現(xiàn)PC/104主機與外界的通訊,轉(zhuǎn)接口的設(shè)計是其中非常重要的環(huán)節(jié)之一。而在本方案中PC/104總線轉(zhuǎn)MXI總線接口的設(shè)計好壞是關(guān)乎著整個系統(tǒng)能否實現(xiàn)高速測試的關(guān)鍵。復(fù)雜可編程邏輯器件(CPLD)幾乎適用于所有的陣列和各種規(guī)模的數(shù)字集成電路,它以其編程方便、集成度高、速度快、價格低等特點越來越受到設(shè)計者的歡迎。轉(zhuǎn)接口的設(shè)計采用CPLD即可完成要求。接口設(shè)計方案如圖3所示。
通過對PC/104總線和所選總線的時序、信號、地址、數(shù)據(jù)等方面的需求分析,用CPLD設(shè)計接口模塊,實現(xiàn)總線握手和數(shù)據(jù)傳輸功能。C-PLD部分電路原理如圖4所示。
PC/104使用的總線資源主要是I/O控制和中斷,具體信號如下:A[0..19]是PC/104的10位地址總線;D[0..7]是PC/104的8位雙向數(shù)據(jù)總線;IOR,IOW分別是總線I/O端口讀、寫信號;AEN是允許DMA控制地址總線、數(shù)據(jù)總線和讀寫命令線進行DMA傳輸以及對存儲器和I/O設(shè)備的讀寫;IOCHRDY是I/O就緒信號,I/O通道就緒為高;SYSCLK是系統(tǒng)時鐘信號,使系統(tǒng)與外部設(shè)備保持同步;IRQ3是中斷信號。PC104部分電路原理如圖5所示。
1)數(shù)據(jù)傳輸(PC/104→MXI) PC/104需要傳送數(shù)據(jù)時,PC/104置位AEN信號,通過發(fā)送地址與數(shù)據(jù)總線向CPLD發(fā)送數(shù)據(jù),此時IOW引腳置低電平(有效)。當CPLD接收到正確數(shù)據(jù)后,驅(qū)動MXIbus的地址選通信號AS,獲取地址信息后,再驅(qū)動MXI的數(shù)據(jù)選通信號DS,置位讀寫信號WR取走數(shù)據(jù),通過MXI的應(yīng)答信號DTACK來判斷數(shù)據(jù)是否傳輸完畢,完畢則發(fā)送下一個數(shù)據(jù),MXIbus采用的是地址數(shù)據(jù)總線復(fù)用形式。
2)數(shù)據(jù)傳輸(MXI→PC/104) 當MXI向CPLD傳送數(shù)據(jù)時,置位AS,驅(qū)動數(shù)據(jù)選通信號DS,并且WR有效,發(fā)送數(shù)據(jù)。CPLD收到數(shù)據(jù)后,通過IRQ3向PC/104發(fā)送中斷申請,PC/104收到中斷信號后,首先置位AEN,然后IOR變低電平,從CPLD寄存器口地址讀取數(shù)據(jù)。
評論