基于BF533的駕駛疲勞檢測(cè)系統(tǒng)設(shè)計(jì)
3.1 視頻采集模塊
視頻采集是該系統(tǒng)設(shè)計(jì)非常重要的部分。采集的圖像分辨率大小將直接影響DSP的處理效果。CMOS圖像傳感器選用PO3030K,該器件像素陣列為640×480,具有缺陷糾正、邊緣增強(qiáng)、色彩糾正、自動(dòng)白平衡、自動(dòng)曝光控制、反射光補(bǔ)償?shù)裙δ?,其?shù)據(jù)輸出格式有:YCbCr4:2:2、YUV4:2:2、5:6:5RGB、5:5:5RGB等多種模式,可通過I2C總線控制。CMOS圖像傳感器PO3030K與BF533的接口連接圖如圖2所示。本文引用地址:http://m.butianyuan.cn/article/195833.htm
CMOS圖像傳感器的12C_SCL、12C_SDA引腳分別與BF533的PF0、PF1相連,其像素輸出端口D0~D7與BF533的PPI0~PPI7相連,PO3030K的像素時(shí)鐘作為PPI的驅(qū)動(dòng)時(shí)鐘。
3.2 存儲(chǔ)器系統(tǒng)
存儲(chǔ)器系統(tǒng)包括程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器,程序存儲(chǔ)器主要用于存儲(chǔ)系統(tǒng)程序,數(shù)據(jù)存儲(chǔ)器用于圖像緩存和視頻存儲(chǔ)。程序存儲(chǔ)器選用能電擦寫、掉電保護(hù)的Flash存儲(chǔ)器Am29LV800DB,該器件為8 Mbit。數(shù)據(jù)寬度可配置成8位或16位。Am29LV800DB與BF533的接口連接如圖3所示。
在處理圖像中,由于圖像數(shù)據(jù)量很大,BF533內(nèi)存有限,所以系統(tǒng)外部擴(kuò)展SDRAM做為數(shù)據(jù)緩沖區(qū)。SDRAM選用Hynix公司的HY57V561620C,該器件是一款4 Bankx4 Mxl6Bit的同步高速動(dòng)態(tài)存儲(chǔ)器,完全滿足數(shù)據(jù)緩沖的需要。HY57V561620C與BF533的接口連接如圖4所示。
視頻數(shù)據(jù)的存儲(chǔ)采用大容量的ATA_IDE硬盤存儲(chǔ)。ATA_IDE接口的硬盤為計(jì)算機(jī)最常用的存儲(chǔ)設(shè)備,其總線接口方式與控制時(shí)序滿足BF533的EBIU接口的總線控制時(shí)序,可通過該接口直接與硬盤IDE接口連接。連接接口框圖如圖5所示,CPLD的作用是為IDE硬盤分配總線地址,IDE硬盤有兩根地址線IDE_CS1和IDE_CS2。IDE_CS1選通命令塊寄存器,命令塊寄存器包含對(duì)硬盤讀寫控制的寄存器,通過配置這些寄存器對(duì)硬盤讀寫操作;IDE_CS2選通控制塊寄存器,包含設(shè)備控制、狀態(tài)讀取等寄存器。由于硬盤的邏輯電平為5 V,BF533的邏輯電平為3.3 V為了使其相匹配,采用總線驅(qū)動(dòng)器74LVC245為電平轉(zhuǎn)換。74LVC245為雙向8位總線驅(qū)動(dòng)器,兩片用于數(shù)據(jù)總線驅(qū)動(dòng),一片用于控制信號(hào)線的電平匹配。74LVC245傳輸數(shù)據(jù)方向的控制引腳DIR,其邏輯時(shí)序與BF533的讀控制時(shí)序相同,將其連接在BF533的AOE引腳,以控制數(shù)據(jù)的傳輸方向。IDE在硬件連接上有兩種工作模式:DMA傳輸模式和PIO傳輸模式。由于BF533的DMA控制器只是從接口到內(nèi)存的控制,無(wú)法對(duì)外部器件做DMA控制。如需實(shí)現(xiàn)硬盤的DMA傳輸模式,必須選用專用的DMA控制。為了簡(jiǎn)化硬件設(shè)計(jì),選用PIO16位模式作為硬盤的控制模式。
評(píng)論