新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 使用CLT 工具優(yōu)化C6000 代碼

使用CLT 工具優(yōu)化C6000 代碼

作者: 時間:2016-09-12 來源:網(wǎng)絡(luò) 收藏

摘 要

本文引用地址:http://m.butianyuan.cn/article/201609/303829.htm

DSP 的開發(fā)過程中,優(yōu)化是必不可少的一個環(huán)節(jié),根據(jù)對象不同可以分為系統(tǒng),算法,代碼以及內(nèi)存優(yōu)化。通常,開發(fā)者熟悉自己的代碼,會從前三個方面修改以獲得整體性能的提升,但是對于內(nèi)存尤其是緩存(Cache)的優(yōu)化,因為其涉及到芯片本身的架構(gòu),Cache 的維護由 DSP 自動完成,用戶通常不能干預(yù),所以似乎無從著手;考慮到這些實際的問題,從 TI 的 7.0 系列編譯器開始支持使用緩存優(yōu)化工具(Cache Layout Tools)對 代碼進行優(yōu)化,通過這一系列的工具,可以很輕松的完成 L1P Cache 性能的提升,本文詳細介紹了該工具的使用方法。

1. 引言

目前,使用TI DSP 的用戶越來越多,在 系列DSP 中,包含了C64x, C64x+, C66x 等。在C6000 DSP 的開發(fā)過程中,為了充分利用DSP 的計算資源,需要對用戶程序進行優(yōu)化的工作,根據(jù)對象不同可以分為系統(tǒng),算法,代碼以及內(nèi)存優(yōu)化。通常,開發(fā)者熟悉自己的系統(tǒng)和代碼,可以比較方便的從前三個方面修改以獲得整體性能的提升,但是對于內(nèi)存尤其是緩存(Cache)的優(yōu)化,因為其涉及到芯片本身的架構(gòu),Cache 的維護由DSP 自動完成,用戶通常不能干預(yù),所以似乎無從著手;考慮到這些實際的問題,從TI 的7.0 系列編譯器開始支持使用緩存優(yōu)化工具(Cache Layout Tools)對C6000 代碼進行優(yōu)化,通過這一系列的工具,可以很輕松的完成L1P Cache 性能的提升,本文詳細介紹了該工具的使用方法。

2. C6000 DSP 內(nèi)核緩存機制

C6000 系統(tǒng)的存儲器結(jié)構(gòu)如下圖所示。

c6000

存儲器分成三級:第一級是L1,包括數(shù)據(jù)存儲器(L1D)和代碼存儲器(L1P);第二級是代碼和數(shù)據(jù)共用存儲器(L2 以及MSMC SRAM);第三級是外部存儲器,主要是DDR 存儲器。L1P、L1D 和L2的Cache 功能分別由相應(yīng)的L1P 控制器、L1D 控制器和L2 控制器完成。

在C6000 DSP 中通常我們會把L1P 全部配置成Cache,當(dāng)CPU 發(fā)出取指命令,首先會從L1P 里查找,如果L1P 找不到,則到下一級Cache 或者Memory 里查找,當(dāng)找到需要的地址,則將其讀入L1P 里,CPU 從中讀取執(zhí)行。

因為L1P Cache 的大小是有限的(本文以32KB 為例),而用戶內(nèi)存空間一般大于32KB, 必須采取一種映射的方式使得所有地址都能被L1P 緩存;在C6000 DSP 中,L1P Cache 使用地址直接映射,所有DSP 核可訪問的地址對L1P Cache 大小(32K)取模就能得到該地址在L1P Cache 的偏移值。

如果用戶代碼在內(nèi)存排布不合理,可能會在L1P Cache 中發(fā)生反復(fù)的內(nèi)容替換,下圖中的例子是一個極端情況。

c6000

TOP 函數(shù)中FOR 循環(huán)反復(fù)調(diào)用A 函數(shù),而A,B,C 三個函數(shù)在內(nèi)存地址的分布上,與32KB 邊界的偏移地址是一樣的,因此,A,B,C 將對應(yīng)L1P 里同一個CACHE 位置;其運行流程如下

· 當(dāng)執(zhí)行A 時,CPU 需要把A 函數(shù)調(diào)入到Cache 偏移值N 的位置上;

· A 調(diào)用B,此時調(diào)入B 到Cache 偏移值N 的位置上,覆蓋A 的代碼;

· B 調(diào)用C,此時調(diào)入C 到Cache 偏移值N 的位置上,覆蓋B 的代碼;

· C 返回,下一次循環(huán)調(diào)入A 到Cache 中覆蓋C 的代碼。

DSP 核對L1P,L2,DDR 的訪問速度差異很大,對L1P 的訪問通常在1 個時鐘周期內(nèi)完成,而L2 平均需要 3-5 個周期,DDR 訪問需要的時間更多,因此我們應(yīng)該盡量避免上述這種反復(fù)重寫Cache的情況,盡可能的減少函數(shù)在Cache 中的置換。

如何解決該問題?最好的解決方法則是將A, B, C 在內(nèi)存中連續(xù)排放,這樣對Cache 的操作次數(shù)將降到最低,能夠有效的提高執(zhí)行效率,如下圖所示,只要A,B,C 總的大小不超過32KB, 它們在Cache 中的偏移值就是連續(xù)的,不會發(fā)生覆蓋的現(xiàn)象,即使其總和大于32KB,發(fā)生置換的也僅僅是超過32K 的部分。

c6000

3. 內(nèi)存優(yōu)化工具

通過上述機制可以看到,對于L1P Cache 的優(yōu)化主要通過分析函數(shù)調(diào)用關(guān)系和其在內(nèi)存的分布。由于用戶代碼日益復(fù)雜,人工分析代碼調(diào)用關(guān)系和地址排布需要花費大量的時間。因此,從7.0 系列編譯工具開始,TI 提供了一套內(nèi)存優(yōu)化工具 (Cache Layout Tools) 來幫助用戶輕松快捷地解決該問題。

該工具的原理是在用戶進行程序編譯時打開生成分析信息選項,編譯器會自動加入分析記錄代碼到用戶程序里,之后用戶在TI DSP simulator 或者DSP 芯片上運行該可執(zhí)行文件,內(nèi)置的分析代碼會自動記錄用戶的函數(shù)調(diào)用關(guān)系及調(diào)用次數(shù)。運行的案例越多,記錄的信息會更詳細,優(yōu)化的效果也就越好。

在得到函數(shù)運行時信息以后,就可以使用編譯器工具對其進行分析,生成函數(shù)排布的順序,最后將此排布順序輸入到編譯器里重新編譯原代碼,生成的可執(zhí)行文件就已經(jīng)優(yōu)化過內(nèi)存排布,具體的操作可以參照以下實例。

4. 實例教程

該實例主要由三個C 文件組成,

實例中使用DSP 計數(shù)器 TSCL 來統(tǒng)計cycle 數(shù),子函數(shù)放在sub 目錄下。

使用實例的步驟如下,

1. 編譯代碼

使用TI 編譯器對該實例進行編譯,為了產(chǎn)生用于profile 的信息,需要在編譯時增加 -- gen_profile_info 選項。如果使用命令還形式,命令行下運行Compile.bat 文件,cl6x 的具體參數(shù)可以參考spru186 和spru187 兩篇文檔,一般可以在編譯器的安裝目錄下找到他們,如C:Program Files (x86)Texas InstrumentsC6000 Code Generation Tools 7.3.9doc。


上一頁 1 2 下一頁

關(guān)鍵詞: C6000

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉