arm linux 從入口到start_kernel 代碼分析 - 5
當 __create_page_tables 返回之后
本文引用地址:http://m.butianyuan.cn/article/201611/317209.htm此時,一些特定寄存器的值如下所示:
r4 = pgtbl
r8 = machine info
r9 = cpu id
r10 = procinfo
在我們需要在開啟mmu之前,做一些必須的工作:清除ICache, 清除 DCache, 清除 Writebuffer, 清除TLB等.
這些一般是通過cp15協(xié)處理器來實現(xiàn)的,并且是平臺相關(guān)的. 這就是 __cpu_flush 需要做的工作.
00091:
00092:
00093:
00094:
第91行: 將r13設(shè)置為 __switch_data 的地址
第92行: 將lr設(shè)置為 __enable_mmu 的地址
第93行: r10存儲的是procinfo的基地址, PROCINFO_INITFUNC是在 arch/arm/kernel/asm-offset.c 中107行定義.
00391:
00392: __arm926_setup:
00393:
00394:
00395:
00396: #ifdef CONFIG_MMU
00397:
00398: #endif
00399:
00400:
00401: #ifdef CONFIG_CPU_DCACHE_WRITETHROUGH
00402:
00403:
00404: #endif
00405:
00406:
00407:
00408:
00409:
00410:
00411: #ifdef CONFIG_CPU_CACHE_ROUND_ROBIN
00412:
00413: #endif
00414:
00415:
00416:
00417:
00423:
00424: arm926_crval:
00425:
第391, 392行: 是函數(shù)聲明
第393行: 將r0設(shè)置為0
第394行: 清除(invalidate)Instruction Cache 和 Data Cache.
第395行: 清除(drain) Write Buffer.
第396 - 398行: 如果有配置了MMU,則需要清除(invalidate)Instruction TLB 和Data TLB
接下來,是對控制寄存器c1進行配置,請參考 ARM926 TRM.
第401 - 404行: 如果配置了Data Cache使用writethrough方式, 需要關(guān)掉write-back.
第406行: 取arm926_crval的地址到r5中, arm926_crval 在第424行
第407行: 這里我們需要看一下424和425行,其中用到了宏crval,crval是在 arch/arm/mm/proc-macro.S 中:
所以,在407行中,我們將clear和mmuset的值分別存到了r5, r6中
第408行: 獲得控制寄存器c1的值
第409行:
第410行: 設(shè)置r0中 mmuset (r6) 對應(yīng)的位
第411 - 413行: 如果配置了使用 round robin方式,需要設(shè)置控制寄存器c1的 Bit[16]
第412行: 取lr的值到pc中.
而lr中的值存放的是 __enable_mmu 的地址(arch/arm/kernel/head.S 93行),所以,接下來就是跳轉(zhuǎn)到函數(shù) __enable_mmu
評論