新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > s3c2410 的時鐘設置

s3c2410 的時鐘設置

作者: 時間:2016-11-23 來源:網(wǎng)絡 收藏
FCLK用于CPU核

HCLK 用于AHB總線設備

本文引用地址:http://m.butianyuan.cn/article/201611/320563.htm

PCLK 由于APB總線上的設備

s3c2410需要設置的時鐘寄存器包括:LOCKTIME、MPLLCON、CLKDIVN。

其中LOCKTIME直接使用默認值就可以了。

MPLLCOM用于設置FCLK的時鐘值,也就是主時鎖存器。

MPLL(FCLK) = (m * Fin)/(p* 2^s);

m = (MDIV + 8), p = (PDIV + 2), s = SDIV



CLKDIVN 用于設置FCLK、HCLK、PCLK三者的比例。


s3c2410的典型設置為

#define S3C2410_MPLL_200MHz ((0x5c << 12) | (0x04 << 4) | (0x00))

CLKDIVN = 0x03; //這樣的FCLK : HCLK : PCLK = 1: 2 :4



關鍵詞: s3c2410時鐘設

評論


技術專區(qū)

關閉