新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > s3c2410 的時(shí)鐘設(shè)置

s3c2410 的時(shí)鐘設(shè)置

作者: 時(shí)間:2016-11-23 來(lái)源:網(wǎng)絡(luò) 收藏
FCLK用于CPU核

HCLK 用于AHB總線設(shè)備

本文引用地址:http://m.butianyuan.cn/article/201611/320563.htm

PCLK 由于APB總線上的設(shè)備

s3c2410需要設(shè)置的時(shí)鐘寄存器包括:LOCKTIME、MPLLCON、CLKDIVN。

其中LOCKTIME直接使用默認(rèn)值就可以了。

MPLLCOM用于設(shè)置FCLK的時(shí)鐘值,也就是主時(shí)鎖存器。

MPLL(FCLK) = (m * Fin)/(p* 2^s);

m = (MDIV + 8), p = (PDIV + 2), s = SDIV



CLKDIVN 用于設(shè)置FCLK、HCLK、PCLK三者的比例。


s3c2410的典型設(shè)置為

#define S3C2410_MPLL_200MHz ((0x5c << 12) | (0x04 << 4) | (0x00))

CLKDIVN = 0x03; //這樣的FCLK : HCLK : PCLK = 1: 2 :4



關(guān)鍵詞: s3c2410時(shí)鐘設(shè)

評(píng)論


技術(shù)專(zhuān)區(qū)

關(guān)閉