MSP430系統(tǒng)時鐘 ACLK、MCLK、SMCLK 作者: 時間:2016-11-25 來源:網(wǎng)絡 加入技術(shù)交流群 掃碼加入和技術(shù)大咖面對面交流海量資料庫查詢 收藏 MSP430基礎(chǔ)時鐘模塊包含以下3個時鐘輸入源。一、4個時鐘振蕩源1、LFXT1CLK:外部晶振或時鐘1低頻時鐘源低頻模式:32768Hz高頻模式:(400KHz-16MHz)2、XT2CLK:外部晶振或時鐘2高頻時鐘源(400KHz-16MHz)3、DCOCLK:內(nèi)部數(shù)字RC振蕩器,復位值1.1MHz4、VLOCLK:內(nèi)部低功耗振蕩器12KHz注:MSP430x20xx:LFXT1不支持HF模式,XT2不支持,ROSC不支持. (1)LFXT1CLK 低頻時鐘源:由LFXT1振蕩器產(chǎn)生(如圖2所示)。通過軟件將狀態(tài)寄存器中OSCOff復位后,LFXT1開始工作,即系統(tǒng)采用低頻工作。如果LFXT1CLK沒有用作SMCLK或MCLK信號,則可以用軟件將OSCOff置位,禁止LFXT1工作。 (2)XT2CLK高頻時鐘源:由XT2振蕩器產(chǎn)生。它產(chǎn)生時鐘信號XT2CLK,其工作特性與LFXT1振蕩器工作在高頻模式時類似。可簡單地通過軟件設(shè)置XT2振蕩器是否工作,當XT2CLK沒有用作SMCLK或MCLK信號時,關(guān)閉XT2,選擇其他時鐘源。 3)DCOCLK 數(shù)字控制RC振蕩器。由集成在時鐘模塊中的DCO振蕩器產(chǎn)生。DCO振蕩器是一個RC振蕩器,頻率可以通過軟件調(diào)節(jié),其控制邏輯如圖3所示。當振蕩器LFXT1、XT2被禁止或失效時,DCO振蕩器被自動選作MCLK的時鐘源。因此由振蕩器失效引起的系統(tǒng)中斷請求可以得到響應,甚至在CPU關(guān)閉的情況下也能得到處理。 由基礎(chǔ)時鐘模塊可以提供系統(tǒng)所需的3種時鐘信號,即:ACLK、MCLK、SMCLK。其中輔助時鐘ACLK是LFXT1CLK信號經(jīng)1、2、4、8分頻后得到的。ACLK可由軟件選作各個外圍模塊的時鐘信號,一般用于低速外設(shè);系統(tǒng)主時鐘MCLK可由軟件選擇來自LFXT1CLK、XT2CLK、DCOCLK三者之一,然后經(jīng)1、2、4、8分頻得到。MCLK主要用于CPU和系統(tǒng)。子系統(tǒng)時鐘SMCLK可由軟件選擇來自LFXT1CLK和DCOCLK,或者XT2CLK和DCOCLK,然后經(jīng)1、2、4、8分頻得到,主要用于高速外設(shè)模塊。
評論