新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 在微處理器復位IC中調節(jié)滯回

在微處理器復位IC中調節(jié)滯回

作者: 時間:2016-12-02 來源:網絡 收藏
基于微處理器的系統(tǒng)往往包括一個3引腳的微處理器復位IC。這些器件用于監(jiān)測單電源供電電壓,并在欠壓情況下提供一個系統(tǒng)復位信號。一般來說,這種IC具有固定的滯回電壓(在VCC上升和下降時門限值電壓的差異),利用一個簡單電路(圖1)可以調整這個電壓,提高設計靈活性。

本文引用地址:http://m.butianyuan.cn/article/201612/324755.htm

圖 1 電路中,RH和RP用于調整滯回并確定復位周期


隨著VIN上升到1.0V以上,/RESET輸出為低電平,表明輸入電壓低于監(jiān)測門限。電流從VIN經過RP到內部的MOSFET驅動器,然后經過RH到GND,在RH上產生一個偏移電壓。由于內部的電壓基準以GND為參考,偏移電壓加到了VCC上升時的門限值。新的上升門限值可以計算如下:


當VIN上升并跨越這一門限,而且保持時間超出復位周期時,/RESET解除復位狀態(tài),流經RH的電流下降,使VCC門限值恢復到標稱值。

假定一個微處理器復位IC(MAX6383XR31D1)的復位門限為3.08V,上拉電阻(RP)為10kΩ。如果希望上升時的門限為3.18V(100mV滯回),由上述方程可以得到RH(忽略供電電流和MOSFET輸出驅動器導通電阻的影響),為324.68Ω。最接近的1%標準電阻是324Ω。

示波器圖片(圖2)顯示了電路的工作狀態(tài)。測量到上升時的門限值為3.1984V,下降時的門限值為3.0891V,產生109.3mV滯回。9.3mV差異(相對計算值100mV)主要是由MOSFET的導通電阻、器件供電電流以及電阻誤差所致。


圖 2 對圖1電路的測試波形,100mV滯回,即VCC(CH1)在/RESET(CH2)上升沿和下降沿交點的電壓差為100mV


注意,RH會把滯回電壓添加到/RESET輸出的VOL(邏輯低電平電壓)。在這個例子中,VOL測量到的最大值為127mV。因此,應該確保連接到/RESET的電路能接受高一點的VOL。


評論


技術專區(qū)

關閉