ARM硬件設(shè)計(jì):電源和時(shí)鐘
1.VDDCORE和VDDIO引腳電源
A)VDDCORE和VDDIO引腳電源必須連接到使用退耦電容的干凈的直流電源上;退耦電容應(yīng)盡可能的接近微控制器的VDD和GND引腳;退耦電容典型值是33nF到100nF。
B)除保證復(fù)位的延時(shí)時(shí)間大于兩個(gè)電源的上升時(shí)間外,對(duì)電源的時(shí)序上沒(méi)有特殊的要求。
C)值得注意的是在VDDCORE一直給微控制器供電保存內(nèi)部RAM和寄存器內(nèi)容時(shí)VDDIO供電不能停止,如果這樣的話他不是破壞性的,帶能導(dǎo)致內(nèi)部外圍設(shè)備的輸入進(jìn)入一個(gè)不確定的狀態(tài)。此外,除電流連續(xù)狀態(tài)下的阻性負(fù)載外,VDDIO的電流消耗依賴(lài)于連接到EBI的I/O線和PIO線切換時(shí)的負(fù)載電容。這就是說(shuō),當(dāng)CPU處于備用狀態(tài)時(shí)不需要停止VDDIO.
2.VPP引腳
VPP用來(lái)提高FLASH的編程和擦除速度。電壓范圍參見(jiàn)數(shù)據(jù)手冊(cè)。VPP引腳可以不連接,為防止意外,可以考慮施加一個(gè)已知的電平以防止步必要的動(dòng)作。
主時(shí)鐘引腳
1.MCKI引腳
MCKI引腳是微控制器的主時(shí)鐘輸入引腳。此引腳輸入一個(gè)方波時(shí)鐘信號(hào)。外部時(shí)鐘的高半周期(tCH)和低半周期(tCL)有一個(gè)最小值,見(jiàn)數(shù)據(jù)手冊(cè)。AT91X40X系列沒(méi)有內(nèi)部振蕩器,僅僅連接一個(gè)晶振是不可以的。
2.MCKO引腳
MCKO引腳提供一個(gè)延時(shí)的MCKI引腳的時(shí)鐘輸入信號(hào)的鏡像以提供系統(tǒng)內(nèi)的其他設(shè)備使用。MCKO驅(qū)動(dòng)能力低,用它來(lái)驅(qū)動(dòng)幾個(gè)TTL負(fù)載是不可行的。當(dāng)使用BGA封裝的AT91X40X系列微控制器時(shí),如果這個(gè)引腳不使用,強(qiáng)烈建議你將它作為PCB上的測(cè)試點(diǎn)。這樣用來(lái)快速判斷微控制器是否有一個(gè)正確的時(shí)鐘
評(píng)論