新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 時(shí)鐘門控技術(shù)(Clock Gating)

時(shí)鐘門控技術(shù)(Clock Gating)

作者: 時(shí)間:2016-12-02 來源:網(wǎng)絡(luò) 收藏
隨著能源的日益短缺和地球的變暖,對(duì)電子產(chǎn)品的功耗要求越來越重要,如何降低電子產(chǎn)品的功耗是每一個(gè)電子工程師所要思考的問題。
對(duì)于半導(dǎo)體產(chǎn)品來說,一個(gè)數(shù)字電路的功耗有2部分構(gòu)成,其一是靜態(tài)功耗,通常表現(xiàn)為電子線路的漏電流,控制這部分功耗主要決定于生產(chǎn)工藝和所用的材料;其二是動(dòng)態(tài)工作電流,而影響這部分功耗的因素很多,如電路設(shè)計(jì)的方式,線路的復(fù)雜程度,工作時(shí)時(shí)鐘頻率等。
本文談的時(shí)鐘門控技術(shù)就是一種非常簡(jiǎn)單和有效的功耗控制方法,它的基本原理就是通過關(guān)閉芯片上暫時(shí)用不到的功能和它的時(shí)鐘,從而實(shí)現(xiàn)節(jié)省電流消耗的目的。
STM32中使用了這種時(shí)鐘門控技術(shù),請(qǐng)看下圖是STM32的時(shí)鐘分配示意圖:
圖中以橙色標(biāo)注的那些與門就是用于控制不同模塊的時(shí)鐘,用戶可以在程序中通過適當(dāng)?shù)募拇嫫魑?,打開或關(guān)閉對(duì)應(yīng)模塊的時(shí)鐘,以達(dá)到減低功耗的目的。


評(píng)論


技術(shù)專區(qū)

關(guān)閉