新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯

RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯

作者: 時間:2016-12-05 來源:網(wǎng)絡 收藏
RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片

  先來個主控板的全身照吧

本文引用地址:http://m.butianyuan.cn/article/201612/326544.htm

  

  主板部分我們先從主控芯片看起吧,大家猜猜看,那個是最主要的芯片,我猜一定是那個帶著散熱片的芯片吧。來張?zhí)貙懣纯窗伞?/p>

  

  我們可以看到許多信號都是從這個芯片出來的,看來是主控芯片無疑了,這個主控芯片上面加了個散熱片,散熱片和芯片之間用導熱硅膠固定著,普源精電可能擔心不夠牢固,又加了個固定裝置,非常的牢靠啊,筆者用手拆了拆居然沒拆下來。看來普源精電做產品還是非常的用心啊。由于筆者手頭沒有導熱硅膠,擔心把散熱片拆下來后沒有導熱硅膠固定不好,以至于散熱不好再燒壞芯片了,還是算了吧,別拆了,不拆的的話就看不到芯片型號了,這顆芯片據(jù)筆者推測應該是FPGA芯片,但至于是哪個系列的,哪個廠家的只能等有機會拆了看看啦。有興趣的網(wǎng)友也可以跟帖猜猜看。

  

  看完這個主控芯片,我們看看它周圍的外圍芯片吧。主控芯片(FPGA)邊上的有個存儲器芯片為Hynix(海力士)H5PS5162GFR DDR2,有興趣的網(wǎng)友可以去官網(wǎng)看看這個芯片的具體參數(shù),筆者認為這個示波器的24M存儲深度應該就是由它實現(xiàn)的。

  

  看完主控芯片(FPGA)邊上的DDR2存儲芯片,我們再來看看另一個存儲芯片,型號為Cy7C1360C,這是一款賽普拉斯容量為 256K*36 的SRAM芯片,所有存儲芯片均使用了蛇形等長布線,應該是為了改善時序性能。 這個芯片的作用是什么呢,大家可以猜猜看。

  在上圖中我們可以看到主控芯片(FPGA)邊上還有一個沒有芯片型號的芯片,來個特寫看看吧,大家看看能不能根據(jù)引腳或者其他信息猜出這個芯片是什么,作用是什么。

  

  通過特寫我們可以看到這個芯片的型號被打磨掉了,打磨的非常徹底啊,不留一絲痕跡,看來普源精電的芯片打磨工藝也非常不錯啊,估計普源精電防止這款產品被別的廠商山寨采取的保密措施吧,估計這也無奈之舉啊。

  在主控芯片(FPGA)邊上還有一顆打磨的芯片,咱們再一起看看。這顆芯片和主控芯片以及其它芯片之間也采用了蛇形走線,看樣對時序要求比較高,是什么芯片呢?筆者猜測應該是個ADC之類的芯片吧,示波器里面應該不能缺少它的存在吧。另外在這顆打磨芯片的上方有個型號為ADF4360的芯片,筆者查了查這款芯片的資料,這是ADI公司2004年新推出的一款高性能的PLL芯片,具有很寬的工作頻寬,輸出頻率范圍為:350-1800MHz。芯片ADF4360和被打磨的芯片有兩根線相連,筆者猜測ADF4360時鐘芯片應該是給被打磨芯片(ADC)提供高質量的采樣時鐘。MSO1104Z 示波器是采樣率是1G Sa/s,所以你懂的。

  



關鍵詞: 示波器芯

評論


技術專區(qū)

關閉