新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 高集成度的模擬前端信號調(diào)理電路圖

高集成度的模擬前端信號調(diào)理電路圖

作者: 時間:2016-12-05 來源:網(wǎng)絡 收藏

  下圖所示電路是一個完整的且具有高集成度模擬前端工業(yè)級信號調(diào)理器,它利用一個16位差分輸入PulSAR ADC對±10 V工業(yè)級信號進行數(shù)字轉(zhuǎn)換。該電路僅利用兩個模擬器件,來提供一路具有高共模抑制(CMR)性能的高阻抗儀表放大器輸入、電平轉(zhuǎn)換、衰減和差分轉(zhuǎn)換功能。由于具有高集成度,該電路可節(jié)省印刷電路板空間,為常見的工業(yè)應用提供高性價比解決方案。

本文引用地址:http://m.butianyuan.cn/article/201612/326577.htm

  在過程控制和工業(yè)自動化系統(tǒng)中,典型的信號電平最高可達±10 V.而來自熱電偶和稱重傳感器等傳感器的信號輸入則較小,因此常常會遇到大共模電壓擺幅,這就需要靈活的模擬輸入,它能以高共模抑制性能處理大小差分信號,同時具有高阻抗輸入。



評論


技術專區(qū)

關閉