新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一文看懂STM32F4總線架構(gòu)

一文看懂STM32F4總線架構(gòu)

作者: 時(shí)間:2018-06-15 來(lái)源:網(wǎng)絡(luò) 收藏

  一、總線架構(gòu)

本文引用地址:http://m.butianyuan.cn/article/201806/381706.htm

  DMA(Direct Memory Access,直接內(nèi)存存取)

  八條主控總線是:

  Cortex-M4 內(nèi)核I總線,D總線和S總線;

  DMA1存儲(chǔ)器總線,DMA2存儲(chǔ)器總線;

  DMA2外設(shè)總線;

  以太網(wǎng)DMA總線;

  USB OTG HS DMA總線;

  七條被控總線:

  內(nèi)部FLASH ICode 總線;

  內(nèi)部FLASH DCode 總線;

  主要內(nèi)部SRAM1(112KB);

  輔助內(nèi)部SRAM2(16KB);

  輔助內(nèi)部SRAM3(64KB)(僅適用2xx/43xx系列器件);

  AHB1外設(shè)和AHB2外設(shè)

  下面是具體的總線知識(shí):

  1、I 總線(S0):INSTRUCTION,此總線用于將Cortex-M4內(nèi)核的指令總線連接到總線矩陣。內(nèi)核通過(guò)此總線獲取指令,此總線訪問(wèn)的對(duì)象是包括代碼的存儲(chǔ)器。

  2、D 總線(S1):DATA,此總線用于將Cortex-M4數(shù)據(jù)總線和64KB CCM數(shù)據(jù)RAM連接到總線矩陣。內(nèi)核通過(guò)此總線進(jìn)行立即數(shù)加載和調(diào)試訪問(wèn)。

  3、S總線():此總線將Cortex-M4內(nèi)核的系統(tǒng)總線連接到總線矩陣。此總線用于訪問(wèn)位于外設(shè)或SRAM中的數(shù)據(jù)。

  4、DMA存儲(chǔ)器總線(S3、S4):此總線用于將DMA存儲(chǔ)器總線主接口連接到總線矩陣。DMA通過(guò)此總線來(lái)齒形村粗其數(shù)據(jù)的傳入和傳出。

  5、DMA外設(shè)總線:此總線用于將DMA外設(shè)主總線接口連接到總線矩陣。DMA通過(guò)此總線訪問(wèn)AHB外設(shè)或執(zhí)行村粗其之間的數(shù)據(jù)傳輸。

  6、以太網(wǎng)DMA總線:此總線用于將以太網(wǎng)DMA主接口連接到總線矩陣。以太網(wǎng)DMA通過(guò)此總線向存儲(chǔ)器存取數(shù)據(jù)。

  7、USB OTG HS DMA 總線(S7):此總線用于將USB OTG HS DMA 主接口連接到總線矩陣。USB OTG HS DMA 通過(guò)此總線想村粗其加載/存儲(chǔ)數(shù)據(jù)。

  二、時(shí)鐘樹概述

  在STM32F4中,有5個(gè)最重要的時(shí)鐘源,為HSI、HSE、LSI、PLL。其中PLL實(shí)際是分為兩個(gè)時(shí)鐘源,分別為主PLL和專用PLL。在這五個(gè)中HSI、HSE以及PLL是高速時(shí)鐘,LSI和LSE是低速時(shí)鐘。

  1、LSI 是低速內(nèi)部時(shí)鐘,RC振蕩器,頻率為32kHz左右,供獨(dú)立看門狗和自動(dòng)喚醒單元使用。

  2、LSE 是低速外部時(shí)鐘,接頻率為32.768kHz的石英晶體,這個(gè)主要是RTC的時(shí)鐘源。

  3、HSE 是高速外部時(shí)鐘,可接石英/陶瓷諧振器,或者接外部時(shí)鐘源,頻率范圍為 4MHz-26MHz。開發(fā)板接的是8M的晶振,HSE也可以直接做為系統(tǒng)時(shí)鐘或者PLL輸入。

  4、HSI 是高速內(nèi)部時(shí)鐘,RC振蕩器,頻率為16MHz??梢灾苯幼鳛橄到y(tǒng)時(shí)鐘或者用作PLL輸入。

  5、PLL 為鎖相環(huán)倍頻輸出,STM32F4有兩個(gè)PLL



關(guān)鍵詞: STM32F4

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉