新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì)對(duì)靜電放電電流產(chǎn)生的場(chǎng)效應(yīng)的解決方法

PCB設(shè)計(jì)對(duì)靜電放電電流產(chǎn)生的場(chǎng)效應(yīng)的解決方法

作者: 時(shí)間:2018-07-25 來源:網(wǎng)絡(luò) 收藏

設(shè)計(jì)技術(shù)會(huì)對(duì)下面三種效應(yīng)都產(chǎn)生影響:

本文引用地址:http://m.butianyuan.cn/article/201807/383880.htm

1.放電之前場(chǎng)的效應(yīng)

2.放電產(chǎn)生的效應(yīng)

3.放電電流產(chǎn)生的場(chǎng)效應(yīng)

但是,主要是對(duì)第三種效應(yīng)產(chǎn)生影響。下面的討論將針對(duì)第三條所述的問題給出設(shè)計(jì)指南。

通常,源于接收電路之間的場(chǎng)耦合可以通過下列方式之一減?。?/strong>

1.在源端使用濾波器以衰減信號(hào)

2.在接收端使用濾波器以衰減信號(hào)

3.增加距離以減小耦合

4.降低源和/或接收電路的天線效果以減小耦合

5.將接收天線與發(fā)射天線垂直放置以減小耦合

6.在接收天線與發(fā)射天線之間加屏蔽

7.減小發(fā)射及接收天線的阻抗來減小電場(chǎng)耦合

8.增加發(fā)射或接收天線之一的阻抗來減小磁場(chǎng)耦合

9.采用一致的、低阻抗參考平面(如同多層設(shè)計(jì)所提供的)耦合信號(hào),使它們保持共模方式

在具體設(shè)計(jì)中,如電場(chǎng)或磁場(chǎng)占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,一般同時(shí)產(chǎn)生電場(chǎng)和磁場(chǎng),這說明方法7將改善電場(chǎng)的抗擾度,但同時(shí)會(huì)使磁場(chǎng)的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場(chǎng)還是磁場(chǎng),使用方法1~6與9都會(huì)取得一定的效果,但PCB設(shè)計(jì)的解決方法主要取決于方法3~6和9的綜合使用。



關(guān)鍵詞: PCB 靜電 電荷注入 靜電放電

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉