高速數(shù)據(jù)采集系統(tǒng)的電源設計研究
摘 要:以基于FPGA Virtex Ⅱ—PRO的高速數(shù)據(jù)采集系統(tǒng)為例,詳細研究了附和高速A/D采樣芯片電源系統(tǒng)的需求和功耗,對低電壓電源系統(tǒng)的三種不同實現(xiàn)方式進行了分析和研究,給出了系統(tǒng)解決方案。本文提出的高速數(shù)據(jù)采集系統(tǒng)的電源設計方案,比較好的解決了該系統(tǒng)的供電問題,并在實際應用中驗證了該方案的有效性和穩(wěn)定性。
本文引用地址:http://m.butianyuan.cn/article/201808/386451.htm
評論