新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 單片機(jī)開發(fā)初期應(yīng)該了解的幾個(gè)概念

單片機(jī)開發(fā)初期應(yīng)該了解的幾個(gè)概念

作者: 時(shí)間:2018-08-30 來源:網(wǎng)絡(luò) 收藏

很多學(xué)習(xí)電子電路設(shè)計(jì)的朋友都會(huì)涉及到單片機(jī)的開發(fā),網(wǎng)絡(luò)上有很多關(guān)于單片學(xué)習(xí)開發(fā)的資料,但是這些資料當(dāng)中或多或少都會(huì)涉及一些比較專業(yè)的名詞和概念,電路設(shè)計(jì)初學(xué)者看不明白,學(xué)習(xí)起來也比較困難,本篇文章就對單片機(jī)開發(fā)過程中所要涉及到的幾個(gè)概念進(jìn)行介紹,希望能對新手有所幫助。

本文引用地址:http://m.butianyuan.cn/article/201808/388078.htm

什么是DSP中的“內(nèi)部上拉”和“內(nèi)部下拉”?

DSP中介紹引腳時(shí),注明PU,PD說是“內(nèi)部上拉”和“內(nèi)部下拉”,就是說內(nèi)部已經(jīng)配置了接電源的上拉電阻或是接地的下拉電阻。這樣,當(dāng)作為輸入端口連接OC或COMS芯片或浮空時(shí)。信號線平是確定的高/低電平。而不是不確定的浮地電平。內(nèi)部上拉,相當(dāng)于輸入和電源之間接了一個(gè)幾十K的電阻;下拉,相當(dāng)于用電阻和地相連。

VCC、VDD、VSS是什么?

在電子電路中,VCC是電路的供電電壓,C = circuit,表示電路的意思;VDD是芯片的工作電壓,D = device,表示器件的意思;VSS是接地或是負(fù)極,S = series,表示公共連接的意思。

時(shí)鐘周期、指令周期、機(jī)器周期、總線周期都是什么東東?

時(shí)鐘周期:也稱為振蕩周期,定義為時(shí)鐘脈沖的倒數(shù)(時(shí)鐘周期就是單片機(jī)外接晶振的倒數(shù),例如12M的晶振,它的時(shí)鐘周期就是1/12us,是中的最基本的、最小的時(shí)間單位。在一個(gè)時(shí)鐘周期內(nèi),CPU僅完成一個(gè)最基本的動(dòng)作。時(shí)鐘脈沖是的基本工作脈沖,控制著的工作節(jié)奏。時(shí)鐘頻率越高,工作速度就越快。

指令周期:執(zhí)行一條指令所需要的時(shí)間,一般由若干個(gè)機(jī)器周期組成。指令不同,所需的機(jī)器周期也不同。

機(jī)器周期:計(jì)算機(jī)中,常把一條指令的執(zhí)行過程劃分為若干個(gè)階段,每一個(gè)階段完成一項(xiàng)工作。每一項(xiàng)工作稱為一個(gè)基本操作,完成一個(gè)基本操作所需要的時(shí)間稱為機(jī)器周期。

總線周期:微處理器是在時(shí)鐘信號CLK控制下按節(jié)拍工作的。8086/8088系統(tǒng)的時(shí)鐘頻率為4.77MHz,每個(gè)時(shí)鐘周期約為200ns.由于存貯器和I/O端口是掛接在總線上的,CPU對存貯器和I/O接口的訪問,是通過總線實(shí)現(xiàn)的。通常把CPU通過總線對微處理器外部(存貯器或 I/O接口)進(jìn)行一次訪問所需時(shí)間稱為一個(gè)總線周期。一個(gè)總線周期一般包含4個(gè)時(shí)鐘周期,這4個(gè)時(shí)鐘周期分別稱4個(gè)狀態(tài)即T1狀態(tài)、T2狀態(tài)、T3狀態(tài)和T4狀態(tài)。

本篇文章針對新手,講解了涉及單片機(jī)設(shè)計(jì)之初的一些概念。希望能夠幫助新手們更容易的入門,早日對單片機(jī)涉及得心應(yīng)手。



關(guān)鍵詞: 計(jì)算機(jī)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉