新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA/EPLD的自上而下設(shè)計(jì)方法

FPGA/EPLD的自上而下設(shè)計(jì)方法

作者: 時(shí)間:2018-09-11 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/201809/388831.htm

  支持廣泛的廠商及其最新芯片型號(hào),包括采用深亞微米技術(shù)的器件。廠商包括:Actel、Altera、Atmel、Cypress、Lattice、Lucent、Motorola、Quicklogic、Xilinx等;

  /設(shè)計(jì)到ASIC設(shè)計(jì)可實(shí)現(xiàn)無(wú)縫升級(jí),保證設(shè)計(jì)數(shù)據(jù)的兼容性及可再利用性;

  即插即用,可與各種前端/后端工具結(jié)合使用,設(shè)計(jì)數(shù)據(jù)無(wú)虛人為干預(yù)/修改;

  持UNIX平臺(tái)和Win95/NT平臺(tái),不同平臺(tái)工具具有相同的用戶界面、功能、并完全保證設(shè)計(jì)數(shù)據(jù)的兼容性。

  3. 功能仿真與時(shí)序驗(yàn)證-ModelSim

  ---- 在/ Top-Down設(shè)計(jì)流程中,設(shè)計(jì)仿真包含在設(shè)計(jì)過(guò)程的每一環(huán)節(jié)中,以保證設(shè)計(jì)的正確性。 ModelSim不僅可以完成設(shè)計(jì)的功能驗(yàn)證(RTL級(jí)),也可實(shí)現(xiàn)邏輯綜合后的門級(jí)仿真以及布局布線后的功能和時(shí)序驗(yàn)證。

  ---- ModelSim的主要特點(diǎn):

  完全支持VHDL和Verilog標(biāo)準(zhǔn);

  采用直接編輯技術(shù)(Direct-Compiled),大大提高HDL編譯和仿真速度;

  唯一支持VHDL和Verilog混合描述的仿真工具;

  支持RTL級(jí)和門級(jí)驗(yàn)證,支持VITAL,SDF等;

  具有友好的用戶界面,仿真器包括主控窗口、源碼窗口、仿真波形窗口、列表窗口、數(shù)據(jù)流窗口、設(shè)計(jì)結(jié)構(gòu)/層次窗口、過(guò)程管理窗口等;

  支持單步調(diào)試,斷點(diǎn)設(shè)置,批命令處理方式,幫助設(shè)計(jì)師快速完成設(shè)計(jì)調(diào)試和驗(yàn)證;

  可與Renoir協(xié)同工作,完成狀態(tài)圖和流程圖的動(dòng)畫調(diào)試;

  即插即用,可與其它工具結(jié)合,完成各種流程;

  支持UNIX和Window 95/NT平臺(tái),不同平臺(tái)間具有相同的用戶界面和數(shù)據(jù)庫(kù)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉