Achronix為研究人員和測試芯片開發(fā)人員推出全新“eFPGA Accelerator”eFPGA應用加速項目
基于現(xiàn)場可編程門陣列(FPGA)的硬件加速器器件和高性能嵌入式FPGA半導體知識產權(eFPGA IP)領導性企業(yè)Achronix半導體公司日前宣布:公司推出兩個全新的項目,以支持研究機構、聯(lián)盟和公司能夠全面對接Achronix領先Speedcore eFPGA技術。該組項目將使研究機構和公司能夠使用Achronix高性能Speedcore eFPGA技術快速構建低成本測試芯片。
本文引用地址:http://m.butianyuan.cn/article/201811/394968.htmeFPGA技術正在迅速地成為基于系統(tǒng)級芯片(SoC)的CPU卸載功能中可編程硬件加速單元的必備硅知識產權(IP),已被廣泛用于包括人工智能/機器學習(AI / ML)、區(qū)塊鏈、網絡加速、智能網卡和智能物聯(lián)網等各種應用。這些被稱為“eFPGA Accelerator”的eFPGA應用加速項目面向希望試驗或證實新硬件架構的研究機構和測試芯片開發(fā)人員,為其提供了獲得公司Speedcore eFPGA IP預先配置版本及相關開發(fā)工具的對接機會。
研究類eFPGA Accelerator應用加速項目:
大學、政府機構和行業(yè)聯(lián)盟經常工作在技術進步的前沿, Achronix承諾支持這些類型的前沿研究項目。 Achronix的全新研究類eFPGA Accelerator應用加速項目將支持研究人員使用預先配置的Speedcore eFPGA IP,在他們的SoC研究項目中構建可編程硬件加速器。這類項目還針對政府機構的高性能計算需求,解決這些需求中確實需要解決的關鍵安全性和硬件保障問題,盡管他們通常缺乏去攤銷開發(fā)定制SoC費用的制造批量。
測試芯片類eFPGA Accelerator應用加速項目:
測試芯片類eFPGA Accelerator應用加速項目使各種公司能夠將eFPGA IP集成到其ASIC和SoC之中,從而利用Achronix經過流片驗證的、預先配置好的IP及支持性ACE設計工具??缭皆S多個應用領域和地區(qū)的公司都希望測試其包含可編程硬件加速器的新體系結構設計,從而滿足計算、聯(lián)網和存儲平臺的高性能應用需求。測試芯片類eFPGA Accelerator應用加速項目支持這些公司便捷地將經過流片驗證的高性能eFPGA IP集成到其ASIC和SoC的設計中,然后根據評估批量來制造芯片。
“Achronix很高興能夠走在嵌入式FPGA市場的最前沿,該技術正在迅速地成為許多需要硬件加速的應用的首要選擇”,Achronix市場營銷副總裁Steve Mensor說道。“這些全新的eFPGA Accelerator應用加速項目將使創(chuàng)新的公司和研究機構能夠使用我們的IP和工具去構建下一代的可編程芯片,從而滿足AI / ML和其他計算密集型應用不斷增長的數據和計算量需求?!?/p>
Achronix 的研究類eFPGA Accelerator應用加速項目和測試芯片類eFPGA Accelerator應用加速項目,將支持研究機構和測試芯片開發(fā)人員輕松地獲得Achronix的Speedcore eFPGA技術的許可授權。該項許可包括對接預先配置的、經過流片驗證的Speedcore eFPGA IP以及該公司業(yè)內一流的ACE設計工具。所有標準的Speedcore交付物都將包含在這些應用加速項目中。這些項目的Speedcore IP都是基于臺積電(TSMC)的16FF +工藝技術。
評論