新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 模擬信號是如何變成一個數(shù)字信號的?

模擬信號是如何變成一個數(shù)字信號的?

作者: 時間:2024-08-01 來源:硬十 收藏

1、模擬信號是如何變成一個數(shù)字信號的?

本文引用地址:http://m.butianyuan.cn/article/202408/461607.htm

我們把一個放大電路的放大量提高,輸入是正弦波,輸出原來也是個正弦波。

我們把放大量調大,大到正弦波的幅度足夠大,正弦波的波峰和波谷被“削波”,我們發(fā)現(xiàn)輸出的波形從一個模擬信號,變得像一個數(shù)字信號。

我們把示波器調整一下時間軸,看著更像。

我們發(fā)現(xiàn)放大量足夠大的時候,仿佛輸入信號大于某個值Vx的時候,輸出高電平,小于這個值Vx的時候,輸出低電平。像極了中,電平標準中VT的定義。

削波失真(clipping distortion)的現(xiàn)象:在放大量提高到一定程度時,輸入的正弦波信號會超過放大器的線性工作范圍,導致輸出信號的波峰和波谷被“削去”。這時候,輸出信號的波形看起來像一個方波或脈沖信號,類似于數(shù)字信號的高低電平。

在這種情況下,放大器相當于一個比較器,當輸入信號超過某個閾值(例如你提到的Vx)時,輸出為高電平;當輸入信號低于這個閾值時,輸出為低電平。這與中的閾值電壓VT類似,表現(xiàn)出數(shù)字信號的特性。

中,VT(閾值電壓)是指邏輯門將輸入信號識別為高電平(邏輯1)或低電平(邏輯0)的電壓閾值。具體來說:

  • 高電平(邏輯1):輸入電壓高于閾值電壓(VT)時,邏輯門將該信號識別為高電平。

  • 低電平(邏輯0):輸入電壓低于閾值電壓(VT)時,邏輯門將該信號識別為低電平。

不同類型的邏輯門(如CMOS、TTL等)有不同的閾值電壓,但基本原理相同。閾值電壓是邏輯電路設計中一個關鍵參數(shù),確保電路能夠可靠地識別和處理數(shù)字信號。

亞穩(wěn)態(tài)

在數(shù)字電路中,亞穩(wěn)態(tài)(metastability)是指在某些條件下,電路不能迅速且可靠地確定輸出狀態(tài)的情況。亞穩(wěn)態(tài)通常發(fā)生在時序電路中,尤其是在異步信號交互或時鐘邊沿較近的情況下。以下是關于亞穩(wěn)態(tài)的詳細解釋:

原因

亞穩(wěn)態(tài)主要發(fā)生在觸發(fā)器(如D觸發(fā)器)或鎖存器中,當輸入信號在時鐘上升沿或下降沿附近發(fā)生變化時,電路可能無法及時做出明確的高低電平判斷,進入一種不穩(wěn)定的中間狀態(tài)。

表現(xiàn)

當電路進入亞穩(wěn)態(tài)時,輸出信號可能會在一定時間內保持在一個不確定的電壓范圍內,而不是明確的高電平或低電平。這種不確定性可能會傳遞到后續(xù)的邏輯電路,導致系統(tǒng)錯誤。

解決方案

  • 同步設計:盡量在同一個時鐘域內設計電路,減少異步信號的交互。

  • 多級同步器:使用多級觸發(fā)器將異步信號同步到系統(tǒng)時鐘,以減少亞穩(wěn)態(tài)的概率。

  • 提高時鐘頻率或設置更長的時序裕量:確保信號有足夠的時間穩(wěn)定在時鐘邊沿前后。


結合VT和亞穩(wěn)態(tài)的解釋

在數(shù)字電路中,閾值電壓(VT)和亞穩(wěn)態(tài)有著密切的關系。當輸入信號在VT附近變化且時序條件不滿足時,電路容易進入亞穩(wěn)態(tài)。這種情況下,電路不能確定輸入信號是否已經(jīng)跨越了閾值電壓,從而導致輸出信號不穩(wěn)定。因此,設計可靠的數(shù)字電路時,不僅要考慮閾值電壓的設置,還需要關注時序約束和信號同步問題,以減少亞穩(wěn)態(tài)發(fā)生的概率。

總之,閾值電壓是決定數(shù)字電路輸入信號識別的重要參數(shù),而亞穩(wěn)態(tài)則是數(shù)字電路在某些條件下無法迅速確定輸出狀態(tài)的現(xiàn)象。通過合理設計,可以在確保電路可靠性的同時,減少亞穩(wěn)態(tài)的發(fā)生。

這種現(xiàn)象可以用示波器來觀察,當你調整時間軸時,可以更清楚地看到輸出信號的方波形態(tài),進一步驗證了你的觀察。這種模擬信號轉變?yōu)閿?shù)字信號的過程在某些應用中是有用的,例如信號處理和數(shù)據(jù)轉換。

總結起來,放大量足夠大時,放大器輸出信號的削波現(xiàn)象使得它具備了類似于數(shù)字電路的特性,將輸入的模擬信號轉換為具有高低電平的數(shù)字信號。

2、一個典型應用——比較器

比較器是一種用于比較兩個電壓信號的,它的輸出只有兩種狀態(tài):高電平或低電平,因此輸出結果實際上是一種數(shù)字信號。這種特性使得比較器在許多應用中起到了模擬到數(shù)字轉換的作用。下面詳細解釋比較器的原理及其本質。

比較器的基本原理

比較器有兩個輸入端:正輸入端(V_in+)和負輸入端(V_in-)。其輸出取決于這兩個輸入電壓的比較結果:

  • 當 V_in+ > V_in- 時,輸出為高電平。

  • 當 V_in+ < V_in- 時,輸出為低電平。

比較器的內部結構與運算放大器(Operational Amplifier, Op-Amp)類似,但有一些關鍵的不同點。比較器通常沒有反饋網(wǎng)絡,因此它的增益非常高,理論上接近無窮大。

理想比較器

比較器是一個開環(huán)或正反饋的理想運放。無論輸入電壓大小多少,均被放大到電源電壓。其參數(shù)特點如下:

    >0,=<0,=

實際比較器

電壓比較器的工作特性


比較器的工作過程

  1. 輸入電壓比較:比較器的輸入級比較正輸入電壓(V_in+)和負輸入電壓(V_in-)。

  2. 放大作用:由于比較器的高增益,微小的輸入電壓差異將被放大成一個明顯的輸出電平變化。

  3. 輸出轉換:如果正輸入電壓大于負輸入電壓,輸出將被驅動到高電平(接近電源電壓)。如果正輸入電壓小于負輸入電壓,輸出將被驅動到低電平(接近地電壓)。

比較器的應用

由于其快速響應和清晰的輸出狀態(tài),比較器在許多應用中非常有用,例如:

  • 電壓監(jiān)測:比較器可以用來監(jiān)測電壓是否超過某個閾值,適用于電池充放電管理、電源監(jiān)測等。

  • 波形生成:在脈沖產生和定時電路中,比較器可以用來生成方波信號。

  • ADC前端:在模數(shù)轉換器(ADC)的前端,比較器可以用來將模擬信號轉換為數(shù)字信號。有的ADC的原理就是N個比較器。


比較器的本質

比較器本質上是一種放大倍數(shù)非常高的,但其輸出結果是二進制的,這使得它在某種程度上橋接了模擬信號和數(shù)字信號的世界。雖然它的內部工作原理是模擬的,但它的輸出是數(shù)字的(高電平或低電平),這使得它在數(shù)字電路系統(tǒng)中非常有用。




評論


相關推薦

技術專區(qū)

關閉