新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于DSP和FPGA的機(jī)器視覺系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

基于DSP和FPGA的機(jī)器視覺系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2013-12-21 來源:網(wǎng)絡(luò) 收藏
x; FONT: 14px/25px 宋體, arial; WHITE-SPACE: normal; ORPHANS: 2; LETTER-SPACING: normal; COLOR: rgb(0,0,0); WORD-SPACING: 0px; PADDING-TOP: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  其中,考慮到了數(shù)據(jù)計(jì)算的溢出或結(jié)果為負(fù)值的情況,邊緣檢測(cè)效果良好。

  4、結(jié)束語

  本次設(shè)計(jì)為系統(tǒng)搭建圖像處理部分的硬件平臺(tái),結(jié)合系統(tǒng)發(fā)展的兩大趨勢(shì):嵌入式系統(tǒng)與網(wǎng)絡(luò)技術(shù)?;诿绹?guó)德州儀器公司新近推出的6000系列s芯片TMS320CDM642,利用TMS320DM642芯片上提供的Video Port和Ethernet Media Access Controller實(shí)現(xiàn)視頻采集與網(wǎng)絡(luò)技術(shù)的結(jié)合。利用在線可編程技術(shù),在中實(shí)現(xiàn)必要的圖像預(yù)處理算法,減輕TMS320DM642的負(fù)擔(dān),為后續(xù)的圖像實(shí)時(shí)檢測(cè)打下了良好的基礎(chǔ)。

  本次設(shè)計(jì)實(shí)現(xiàn)了對(duì)于480*480的灰度圖像,通過以太網(wǎng)進(jìn)行25 Frames/s的流暢的傳輸。

  以下為實(shí)現(xiàn)的Sobel邊緣提取算法的效果:

  基于DSP和FPGA的機(jī)器視覺系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

  圖3.原始圖像與Sobel邊緣提取后的圖像

fpga相關(guān)文章:fpga是什么



上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: DSP FPGA 機(jī)器視覺

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉