adc0809應(yīng)用
adc0809應(yīng)用
1、模擬信號(hào)輸入IN0~I(xiàn)N7: IN0-IN7 為八路模擬電壓輸
入線,加在模擬開關(guān)上,工作時(shí)采用時(shí)分割的方式,輪流
進(jìn)行A/D 轉(zhuǎn)換。
2、地址輸入和控制線 :地址輸入和控制線共4 條,其中
ADDA、ADDB 和ADDC 為地址輸入線,用于選擇IN0-IN7 上哪
一路模擬電壓送給比較器進(jìn)行A/D 轉(zhuǎn)換。ALE 為地址鎖存允
許輸入線,高電平有效。當(dāng)ALE 線為高電平時(shí),ADDA、ADDB
和ADDC 三條地址線上地址信號(hào)得以鎖存,經(jīng)譯碼器控制八
路模擬開關(guān)通路工作。
3、數(shù)字量輸出及控制線(11 條):START 為“啟動(dòng)脈沖”輸入線,上升沿清零,下降
沿啟動(dòng)ADC0809 工作。EOC 為轉(zhuǎn)換結(jié)束輸出線,該線高電平表示AD 轉(zhuǎn)換已結(jié)束,數(shù)字
量已鎖入“三態(tài)輸出鎖存器”。D0-D7 為數(shù)字量輸出線,D7 為最高位。ENABLE 為“輸
出允許”線,高電平時(shí)能使D0-D7 引腳上輸出轉(zhuǎn)換后的數(shù)字量。
4、電源線及其他(5 條):CLOCK 為時(shí)鐘輸入線,用于為ADC0809 提供逐次比較所需,
一般為640kHz 時(shí)鐘脈沖。Vcc 為+5V 電源輸入線,GND 為地線。+VREF 和-VREF 為參考電壓輸
入線,用于給電阻網(wǎng)絡(luò)供給標(biāo)準(zhǔn)電壓。+VREF 常和VDD 相連,-VREF 常接地。
ADC0809 芯片性能特點(diǎn): 是一個(gè)逐次逼近型的A/D 轉(zhuǎn)換器,外部供給基準(zhǔn)電壓;單通道轉(zhuǎn)
換時(shí)間116us;分辨率為8 位,帶有三態(tài)輸出鎖存器,轉(zhuǎn)換結(jié)束時(shí),可由CPU 打開三態(tài)門,
讀出8 位的轉(zhuǎn)換結(jié)果;有8 個(gè)模擬量的輸入端,可引入8 路待轉(zhuǎn)換的模擬量。
ADC0809 的數(shù)據(jù)輸出結(jié)構(gòu)是內(nèi)部有可控的三態(tài)緩沖器,所以它的數(shù)字量輸出信號(hào)線
可以與系統(tǒng)的數(shù)據(jù)總線直接相連。內(nèi)部的三態(tài)緩沖器由OE 控制,當(dāng)OE 為高電平時(shí),三態(tài)
緩沖器打開,將轉(zhuǎn)換結(jié)果送出;當(dāng)OE 為低電平時(shí),三態(tài)緩沖器處于阻斷狀態(tài),內(nèi)部數(shù)據(jù)對(duì)
外部的數(shù)據(jù)總線沒有影響。因此,在實(shí)際應(yīng)用中,如果轉(zhuǎn)換結(jié)束,要讀取轉(zhuǎn)換結(jié)果,則只要在OE 引腳上加一個(gè)正脈沖,ADC0809 就會(huì)將轉(zhuǎn)換結(jié)果送到數(shù)據(jù)總線上。在本系統(tǒng)中
ADC0809 在電路中的連接如下圖所示,在模擬量之前加入濾波電路是為了使采集數(shù)據(jù)更
加準(zhǔn)確,對(duì)于模擬輸入通道,還需要采用一些消除干擾的措施,這點(diǎn)將在下一小節(jié)提到
評(píng)論