你了解ADC嗎?模數(shù)轉(zhuǎn)換器(ADC)不同類型數(shù)字輸出深
在當今的模數(shù)轉(zhuǎn)換器(ADC)領(lǐng)域,ADC制造商主要采用三類數(shù)字輸出。這三種輸出分別是:互補金屬氧化物半導體(CMOS)、低壓差分信號(LVDS)和電流模式邏輯(CML)。每類輸出均基于采樣速率、分辨率、輸出數(shù)據(jù)速率和功耗要求,根據(jù)其工作方式和在ADC設(shè)計中的典型應用方式進行了論述。本文將討論如何實現(xiàn)這些接口,以及各類輸出的實際應用,并探討選擇和使用不同輸出時需要注意的事項。此外還會給出關(guān)于如何處理這些輸出的一般指南,并討論各類輸出的優(yōu)劣。
基本知識
使用數(shù)字接口時,無論何種數(shù)字輸出,都有一些相同的規(guī)則和事項需要考慮。首先,為實現(xiàn)最佳端接,接收器(FPGA或ASIC)端最好使用真正的電阻終端。接收器端的反射可能會破壞系統(tǒng)的時序預算。使用CMOS和LVDS輸出時,如果系統(tǒng)中有多個ADC,不要使用來自某個ADC的DCO(數(shù)據(jù)時鐘輸出),否則可能導致時序錯誤以及接收器不適當?shù)夭蹲綌?shù)據(jù)。在兩個ADC之間需要保持精確時序的I/Q系統(tǒng)中,這點尤其要注意。即使兩個ADC位于同一封裝中,也需要針對各ADC使用適當?shù)腄CO輸出,從而保持精確的時序關(guān)系。另一個需要注意的重要參數(shù)是數(shù)據(jù)格式。必須確保ADC和接收器采用同一數(shù)據(jù)格式(二進制補碼或偏移二進制)。此外,數(shù)據(jù)轉(zhuǎn)換速度也很重要。隨著數(shù)據(jù)速率提高,接收器能夠正確捕捉數(shù)據(jù)的距離減小,原因是互連和電纜帶寬限制,以及由此引起的符碼間干擾等問題。這些只是為什么必須將互連視作傳輸線路的其中幾個原因。以這種方式處理互連并了解傳輸線路的特性很重要。當數(shù)據(jù)速率提高時,以這種方式了解互連變得更加重要。必須確保導線尺寸正確,并且信號層與返回層之間的間距適當。此外還必須選擇具有穩(wěn)定介電特性的電路板材料,使得走線特性在整個互連長度上的波動盡可能小。理想情況下,傳輸線路可以傳播到無窮遠處,但在實際應用中,這顯然是不可能的。集膚效應、電介質(zhì)損耗和輻射損耗等因素全都會影響傳輸線路參數(shù),降低信號質(zhì)量。因此,必須以正確的物理參數(shù)適當設(shè)計傳輸線路,并且確保發(fā)送器與接收器的阻抗匹配。這樣做能夠節(jié)省電能,并將最高質(zhì)量的信號傳輸給接收器。
關(guān)于CMOS,我們所需要了解的
使用CMOS輸出時,有多個方面需要考慮。首先考慮邏輯電平的典型開關(guān)速度(約1V/ns)、輸出負載(每個門約10pF)和充電電流(每路輸出約10mA)。應當采用盡可能小的容性負載,使充電電流最小。這可以利用盡可能短的走線僅驅(qū)動一個門來實現(xiàn),最好沒有任何過孔。此外還可以利用阻尼電阻來盡量降低充電電流。之所以必須將這些電流降至最小,是因為它們會迅速疊加。例如,一個四通道14位ADC的瞬態(tài)電流可能高達14 x 4 x 10 mA = 560 mA!串聯(lián)阻尼電阻有助于抑制如此大的瞬態(tài)電流,降低輸出瞬態(tài)效應產(chǎn)生的噪聲,從而防止輸出在ADC中造成額外的噪聲和失真。
圖1. 帶阻尼電阻的CMOS輸出驅(qū)動器。
阻尼電阻和容性負載的時間常數(shù)應小于輸出數(shù)據(jù)速率周期的大約10%。例如,如果使用采樣速率為80 MSPS的ADC,各CMOS輸出端的容性負載為10 pF,則時間常數(shù)應為12.5 ns的大約10%,即1.25 ns。因此,阻尼電阻R可以設(shè)置為100Ω,這個阻值很容易獲得,并且滿足時間常數(shù)條件。選擇更大的R值可能會降低輸出數(shù)據(jù)建立時間性能,并干擾接收器端正常的數(shù)據(jù)捕捉。ADC CMOS輸出端的容性負載只能是單門負載,無論如何都不應直接連接到高噪聲數(shù)據(jù)總線。要連接到數(shù)據(jù)總線,應使用一個中間緩沖寄存器,從而將ADC CMOS輸出端的負載降至最低。隨著CMOS輸出的數(shù)據(jù)速率提高,瞬態(tài)電流也會增大,導致更高的功耗。CML的優(yōu)點是:因為數(shù)據(jù)的串行化,所以對于給定的分辨率,它需要的輸出對數(shù)少于LVDS和CMOS驅(qū)動器。JESD204B接口規(guī)范所說明的CML驅(qū)動器還有一個額外的優(yōu)勢,因為當采樣速率提高并提升輸出線路速率時,該規(guī)范要求降低峰峰值電壓水平。
LVDS和CML
與CMOS相比,LVDS有幾項優(yōu)勢很吸引人,包括:轉(zhuǎn)換器采樣速率更高而功耗更低、支持更高的數(shù)據(jù)速率、抗擾度更高以及驅(qū)動距離更長等。使用CMOS等單端信號時,印刷電路板上的噪聲明顯較多,這是因為CMOS輸出切換感應的大量瞬態(tài)電流引起接地反彈。這
評論