新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速數(shù)模轉(zhuǎn)換器的數(shù)字特性

高速數(shù)模轉(zhuǎn)換器的數(shù)字特性

作者: 時間:2012-10-22 來源:網(wǎng)絡(luò) 收藏

 當(dāng)今的 (DAC) 通常都包含有許多數(shù)字信號處理模塊,讓其更加易于使用。應(yīng)論述需要,我們使用了 TI 的 DAC34H84,它是一款 4 通道、16 位、1250 Msps 的 DAC。這樣做的原因是,它是一種典型的,擁有隔離輸入和 DAC 時鐘域的輸入 FIFO、插值數(shù)字模塊、精細(xì)頻率分辨率數(shù)字正交調(diào)制、模擬正交調(diào)制器校正以及 sin(x)/x 校正。本文將逐一介紹這些特性的功能和作用。

  

高速數(shù)模轉(zhuǎn)換器的數(shù)字特性

  圖 1 DAC34H84 功能結(jié)構(gòu)圖

  第一個數(shù)字模塊是插值模塊,它負(fù)責(zé)增加 DAC 內(nèi)部數(shù)字信號的采樣速率。一般而言,利用兩倍采樣速率增加步驟,來實(shí)現(xiàn)插值。利用在輸入采樣點(diǎn)之間插入零來完成這項(xiàng)工作,其在 fIF和 FIN – fIF產(chǎn)生兩個信號。通過一個數(shù)字低通濾波器后,去掉了位于 FIN – fIF的第二個信號,只在 fIF留有信號。使用插值的原因與大多數(shù) DAC 使用的零階保持輸出結(jié)構(gòu)有關(guān)。利用零階保持,DAC 根據(jù)時鐘周期初期的數(shù)字采樣對輸出振幅進(jìn)行相應(yīng)的設(shè)置,然后保持住,直到時鐘周期和下一個輸出采樣末端為止。這樣便產(chǎn)生一種“上樓梯式”的輸出,其頻率響應(yīng)如方程式 1 表示:

  sin(π*fIF/fs)/(?π*fIF/fs) 方程式 1

  其中,fIF為模擬輸出頻率,而 fs為采樣速率。這種響應(yīng)具有低通效果(請參見圖 2),其 f = fs/2 時的損耗為 ~ 3.5 dB,并在 fs倍數(shù)時為零。盡管 DAC 輸出在 N*fs +/- fIF時會有信號圖像,但較高奈奎斯特 (Nyquist) 區(qū)域的圖像振幅遠(yuǎn)低于 fIF 處的信號,從而有更低的信噪比 (SNR),并可能出現(xiàn)明顯的振幅下降。這便將大多數(shù)應(yīng)用限制在 fs/2 以下的輸出信號頻率。另外,fIF處的信號和 fs – fIF圖像之間的間隔,隨著 fIF接近 fs/2 而減小,從而讓 DAC 輸出端的模擬濾波器(作用是去除 fs – fIF多余圖像)難以建立,最終將大多數(shù)應(yīng)用的 fIF限制在 fs/3 以下。

  

高速數(shù)模轉(zhuǎn)換器的數(shù)字特性

  圖 2 無插值模塊的 DAC 輸出頻譜

利用 DAC 插值模塊增加 DAC 內(nèi)部采樣速率,只需讓 DAC 的數(shù)字接口速率 fIN足夠高,以允許信號帶寬傳輸,并且只需增加少量的額外帶寬便可以擁有插值濾波器過渡頻帶(實(shí)信號時 fin > 2.5*BW,復(fù)信號時 fin> 1.25*BW)。利用插值增加采樣速率,可以讓信號輕松地位于 fs/2 以下。

  增加采樣速率的另一個好處是,讓數(shù)字混頻能夠?qū)⑤敵鯥F增加至更高頻率。例如,使用 2X 插值,輸出頻率便可高于 fin/2,而如果不使用插值就不可能獲得這一結(jié)果(請參見圖 3)。一般而言,復(fù)輸入信號使用復(fù)混頻器,目的是避免混頻過程中產(chǎn)生圖像?;祛l輸出可以為實(shí) IF 信號,也可以是復(fù) IF 信號,在模擬 IQ 調(diào)制器 DAC 之后有效。

  

高速數(shù)模轉(zhuǎn)換器的數(shù)字特性


上一頁 1 2 下一頁

關(guān)鍵詞: 高速 數(shù)模轉(zhuǎn)換器 數(shù)字特性

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉