新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速PCB設(shè)計(jì)的EMI抑制探討一

高速PCB設(shè)計(jì)的EMI抑制探討一

作者: 時間:2012-10-17 來源:網(wǎng)絡(luò) 收藏
FONT: 14px/25px 宋體, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  上圖我們可以看到,在信號走線換層的附近多放置一些接地過孔(電源孔)和電容能為信號提供完整的低阻抗的回路,保證了信號和回流之間的耦合,從而。需要注意的是,回流通過電容切換參考平面時,由于本身及過孔的寄生電感存在,仍然會產(chǎn)生一定的電磁輻射和信號衰減,所以設(shè)計(jì)者頭腦里要有一個正確的指導(dǎo)思想:盡量少換層走線,換層后盡量保持信號靠近同一(或者同屬性)的參考平面。

DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY


EMC相關(guān)文章:EMC是什么意思



上一頁 1 2 3 下一頁

關(guān)鍵詞: 高速 PCB設(shè)計(jì) EMI 抑制

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉