FPGA到ASIC的整合為車(chē)用微控制器帶來(lái)靈活性
用實(shí)際系統(tǒng)進(jìn)行現(xiàn)場(chǎng)測(cè)試有助于發(fā)現(xiàn)在實(shí)驗(yàn)室無(wú)法發(fā)現(xiàn)的系統(tǒng)或器件缺陷。在許多情況下,銷(xiāo)售人員為說(shuō)服客戶提前下單,演示系統(tǒng)必不可少。
還可能需要在原始規(guī)范中沒(méi)有的新特性和新功能。無(wú)論是為了發(fā)現(xiàn)新的缺陷還是增加新的功能,都可以快速修改FPGA原型,而無(wú)需花費(fèi)巨額的一次性工程成本或忍受漫長(zhǎng)的制造周期。
靈活MCU概念中的最后步驟是ASIC開(kāi)發(fā)。一旦建造并測(cè)試完原型系統(tǒng),則可著手將設(shè)計(jì)轉(zhuǎn)換為結(jié)構(gòu)化ASIC。例如,若采用Altera器件,則設(shè)計(jì)立即被轉(zhuǎn)換為HardCopy?結(jié)構(gòu)化ASIC器件。與其它結(jié)構(gòu)化ASIC不同,采用這種設(shè)計(jì)流程無(wú)需重新進(jìn)行設(shè)計(jì)綜合或花費(fèi)額外的驗(yàn)證周期,因?yàn)檫@些器件采用與其FPGA器件相同的構(gòu)建模塊。
采用這種結(jié)構(gòu)化ASIC流程提供的快速周轉(zhuǎn)時(shí)間能讓設(shè)計(jì)師快速確認(rèn)FPGA邏輯,從而實(shí)現(xiàn)快速、低成本的轉(zhuǎn)換。
靈活MCU小結(jié)
下一代汽車(chē)電子系統(tǒng)需要高度專(zhuān)用、成本優(yōu)化的器件以滿足市場(chǎng)需求??紤]到先進(jìn)工藝技術(shù)開(kāi)發(fā)成本的急劇增長(zhǎng),傳統(tǒng)MCU的特殊化工作不再具有商業(yè)意義。
功能豐富且面向廣泛應(yīng)用市場(chǎng)的器件常常因太過(guò)昂貴而沒(méi)有出路。取而代之的是靈活MCU概念,通過(guò)實(shí)現(xiàn)FPGA原型,它能為特定應(yīng)用開(kāi)發(fā)正確合適的MCU。驗(yàn)證、軟件開(kāi)發(fā)和現(xiàn)場(chǎng)測(cè)試可以在設(shè)計(jì)完成后立即進(jìn)行,甚至可以并行進(jìn)行。
為進(jìn)行批量生產(chǎn),F(xiàn)PGA設(shè)計(jì)可以被直接映射為一個(gè)結(jié)構(gòu)化ASIC,無(wú)需重新綜合或額外驗(yàn)證。采用上述方法創(chuàng)建針對(duì)應(yīng)用優(yōu)化了的汽車(chē)MCU與目前使用固定功能MCU的方法相比,所需時(shí)間要短得多,成本也低得多。
圖1:這種汽車(chē)信息娛樂(lè)平臺(tái)具有多個(gè)子系統(tǒng)以及可擴(kuò)展的接口與功能
圖2:FPGA到ASIC整合之路使MCU的性能和特性得以顯著提升(下方X軸)
評(píng)論