新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 初學者之-ARM的開發(fā)硬件選擇

初學者之-ARM的開發(fā)硬件選擇

作者: 時間:2011-06-21 來源:網絡 收藏

 問:做最小系統(tǒng)板是2層還是4層好?
  答:只有AT91可以用兩層板,其他的最少4層;44b0的地和電源處理好也可用兩層板;
  談四層板和33歐電阻:
  選用四層板不僅是電源和地的問題,高速數(shù)字電路對走線的阻抗有要求,二層板不好控制阻抗。33歐電阻一般加在驅動器端,也是起阻抗匹配作用的;布線時要先布數(shù)據(jù)地址線,和需要保證的高速線;
  在高頻的時候,PCB板上的走線都要看成傳輸線。傳輸線有其特征阻抗,學過傳輸線理論的都知道,當傳輸線上某處出現(xiàn)阻抗突變(不匹配)時,信號通過就會發(fā)生反射,反射對原信號造成干擾,嚴重時就會影響電路的正常工作。采用四層板時,通常外層走信號線,中間兩層分別為電源和地平面,這樣一方面隔離了兩個信號層,更重要的是外層的走線與它們所靠近的平面形成稱為“微帶”(microstrip) 的傳輸線,它的阻抗比較固定,而且可以計算。對于兩層板就比較難以做到這樣。這種傳輸線阻抗主要于走線的寬度、到參考平面的距離、敷銅的厚度以及介電材料的特性有關,有許多現(xiàn)成的公式和程序可供計算。
  這里梭說的高頻,不一定是時鐘頻率很高的電路,是不是高頻不止看頻率,更重要是看信號的上升下降時間。通??梢杂蒙仙?或下降) 時間估計電路的頻率,一般取上升時間倒數(shù)的一半,比如假如上升時間是1ns,那么它的倒數(shù)是1000MHz,也就是說在設計電路是要按500MHz的頻帶來考慮。有時候要故意減慢邊緣時間,許多高速IC其驅動器的輸出斜率是可調的!
  33歐電阻通常串連放在驅動的一端(其實不一定33歐,從幾歐到五、六十歐都有,視電路具體情況) ,其作用是與發(fā)送器的輸出阻抗串連后與走線的阻抗匹配,使反射回來(假設解收端阻抗沒有匹配) 的信號不會再次反射回去(吸收掉),這樣接收端的信號就不會受到影響。接收端也可以作匹配,例如采用電阻并聯(lián),但在數(shù)字系統(tǒng)比較少用,因為比較麻煩,而且很多時候是一發(fā)多收,如地址總線,還不如源端匹配易做!


上一頁 1 2 下一頁

關鍵詞: ARM 開發(fā)硬件

評論


相關推薦

技術專區(qū)

關閉