新聞中心

EEPW首頁 > 光電顯示 > 設(shè)計(jì)應(yīng)用 > LED顯示屏數(shù)據(jù)處理技術(shù)介紹

LED顯示屏數(shù)據(jù)處理技術(shù)介紹

作者: 時(shí)間:2013-11-24 來源:網(wǎng)絡(luò) 收藏

設(shè)計(jì)中,數(shù)據(jù)的存儲有兩種組織方式(圖1):①組合像素法(Packed Pixel Method):即畫面上每個(gè)像素的所有位均集中存放在單個(gè)存儲體中;②位平面法(Bit Plane Method):即像素的每一位各自存放在不同的存儲體中。由于使用了多個(gè)存儲體,它們可以一次同時(shí)讀出更多的像素信息。從兩種存儲結(jié)構(gòu)來分析,利用位平面結(jié)構(gòu)有利于提高顯示效果。

本文引用地址:http://m.butianyuan.cn/article/221999.htm

LED顯示屏數(shù)據(jù)處理技術(shù)介紹

圖1 數(shù)據(jù)存儲的兩種方式

整個(gè)顯示控制電路結(jié)構(gòu)框圖如圖2所示。其中,數(shù)據(jù)重構(gòu)電路完成RGB數(shù)據(jù)的轉(zhuǎn)換,將不同像素的同權(quán)位組合在一起,然后存放在相鄰的單元中,從而以位的形式完成整個(gè)數(shù)據(jù)的重新組合。

LED顯示屏數(shù)據(jù)處理技術(shù)介紹

圖2 顯示控制電路

數(shù)據(jù)重構(gòu)電路主要由四大部分組成:8位數(shù)據(jù)并行傳送電路;8位并-串轉(zhuǎn)換電路;8位數(shù)據(jù)鎖存電路;8位加1計(jì)數(shù)器。R/G/B各8位數(shù)據(jù)由經(jīng)同步處理后的像素點(diǎn)頻打入并行鎖存器,8位加1計(jì)數(shù)器輸出進(jìn)位脈沖LD,將8位數(shù)據(jù)同時(shí)鎖存到8位并-串轉(zhuǎn)換電路,由時(shí)鐘控制電路完成并-串轉(zhuǎn)換電路時(shí)鐘的控制。數(shù)據(jù)經(jīng)過重構(gòu)后,一個(gè)存儲體中不再是一個(gè)像素值,而是不同像素值的同權(quán)位。將所有的同權(quán)位存放在一起,從而構(gòu)成以位為單位的位平面存儲結(jié)構(gòu)。在讀出時(shí)必須按相反的規(guī)則取出各像素的相鄰權(quán)值。LED顯示屏數(shù)據(jù)處理技術(shù)介紹

圖3 數(shù)據(jù)重構(gòu)電路

讀寫地址發(fā)生器必須滿足嚴(yán)格的時(shí)序。對同一存儲芯片來說,可將其分為N片(一個(gè)像素值用N位表示),每片表示一個(gè)位平面,像素經(jīng)過轉(zhuǎn)換向同一存儲器寫入時(shí),首先寫0位,再寫1位,最后寫N位。對于8Col×Row點(diǎn)陣的,每個(gè)位平面存有8Col×Row位。存儲器內(nèi)部組織取決于驅(qū)動(dòng)屏體上像素管的邏輯連線關(guān)系。根據(jù)存儲器組織,讀地址發(fā)生器由列驅(qū)動(dòng)行,再由行驅(qū)動(dòng)位;寫地址發(fā)生器則采用由位驅(qū)動(dòng)列、列驅(qū)動(dòng)行的方式,從而可以保證讀寫同步性,正確地同步顯示原始圖像信。

LED顯示屏數(shù)據(jù)處理技術(shù)介紹

圖4 地址發(fā)生器



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉