新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計實例

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計實例

作者: 時間:2011-05-27 來源:網(wǎng)絡(luò) 收藏

  4.2 完整的電路及波形仿真

  將COUNTER3、異或門和D觸發(fā)器通過圖3所示的電路邏輯連接關(guān)系,并用原理圖輸入方式調(diào)入圖形編輯器,然后經(jīng)邏輯綜合即可得到如圖4所示的仿真波形。由圖中outclk與inclk的波形可以看出,outclk會在inclk每隔2.5個周期處產(chǎn)生一個上升沿,從而實現(xiàn)分頻系數(shù)為2.5的分頻器。設(shè)inclk為50MHz,則outclk為20MHz。因此可見,該電路不僅可得到分頻系數(shù)為2.5的分頻器(outclk),而且還可得到分頻系數(shù)為5的分頻器(Q1)。

  5 結(jié)束語

  選用ALTERA公司FLEX系列EPF10K10LC84-4型器件實現(xiàn)半整數(shù)分頻后,經(jīng)邏輯綜合后的適配分析結(jié)果如表1所列。本例中的計數(shù)器為2位寬的位矢量,即分頻系數(shù)為4以內(nèi)的半整數(shù)值。若分頻系數(shù)大于4,則需增大count的位寬。

表1適配分析結(jié)果

半整數(shù)分頻器適配分析結(jié)果

分頻器相關(guān)文章:分頻器原理

上一頁 1 2 3 下一頁

關(guān)鍵詞: CPLD FPGA 半整數(shù)分頻器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉