ispPAC30在系統(tǒng)可編程模擬器件及其應用
1 引言
1992年美國Lattice 公司發(fā)明了在系統(tǒng)可編程技術(shù)(In-System Programmability), 徹底改變了傳統(tǒng)數(shù)字電子系統(tǒng)的設計和實現(xiàn)方法,開創(chuàng)了數(shù)字系統(tǒng)設計的里程碑。1999 年Lattice 公司又推出在系統(tǒng)可編程模擬電路(Programmability Programmable Analog Circuits),翻開了模擬電路設計方法的新篇章,為電子設計自動化(EDA)技術(shù)的應用開拓了更廣闊的前景。 與數(shù)字的在系統(tǒng)可編程大規(guī)模集成電路(ispLSI)一樣,在系統(tǒng)可編程模擬器件 允許設計者使用開發(fā)軟件在計算機中設計、 修改模擬電路,進行電路特性模擬, 最后通過編程電纜將設計方案下載至芯片中。當時僅推出了 ispPAC10、ispPAC20 兩種器件,隨后于2001年又推出了ispPAC80。2002年年初Lattice 公司又推出了兩種新器件ispPAC30和ispPAC81,極大地豐富了在系統(tǒng)可編程器件的種類。本文僅就 ispPAC30的特點及應用作一介紹。
支持ispPAC30 的開發(fā)軟件為 PAC Designer1.3,對計算機的軟、硬件配置要求為:Windows 95/98/ NT,16MB RAM,10MB硬盤,Pentium CPU。軟件支持原理圖輸入方式,可模擬觀測電路的幅頻和相頻特性。
2 器件的基本組成
ispPAC30主要由4個輸入儀表放大器、2個輸出放大器、2個可調(diào)的衰減D/A轉(zhuǎn)換器(MDAC)、I/O布線池、求和布線池、配置存儲器、2.5V參考電壓和自校準等幾部分組成,見圖1。它有24腳 SOIC和28腳PDIP兩種封裝形式,有關(guān)引腳說明見表1。
評論