新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于NiosII的視頻采集與DVI成像研究及實(shí)現(xiàn)

基于NiosII的視頻采集與DVI成像研究及實(shí)現(xiàn)

作者: 時(shí)間:2010-05-31 來源:網(wǎng)絡(luò) 收藏

  4.2 視頻數(shù)據(jù)輸出和配置

  輸出刷新頻率為75 Hz,輸出屏幕像素為640×480,查VGA時(shí)序表得到在640×480@75 Hz時(shí),水平像素總共為840,垂直像素總共為500,行頻為37.5 kHz,點(diǎn)時(shí)鐘頻率為31.5 MHz,這個(gè)頻率由片內(nèi)PLL倍頻得到。配置芯片引腳,設(shè)置IDCK+為像素時(shí)鐘31.5 MHz,IDCK-接地,DE表示有效像素?cái)?shù)據(jù)使能,其值在有效行和有效列內(nèi)為高電平,否則為低電平。行、場同步信號由在片內(nèi)編寫的DVI模塊產(chǎn)生時(shí)序控制。通過I2C口配置SiI178芯片,設(shè)置其為正常工作方式,VSYNC、HSYNC為正常輸入狀態(tài),輸入總線為24 bit寬,IDCK+下降沿將數(shù)據(jù)打入DVI編碼芯片。

  系統(tǒng)采用為主控芯片,通過一片F(xiàn)PGA完成視頻解碼數(shù)據(jù)的采集和圖像處理,并在FPGA片內(nèi)配置軟核,作為初始化TVP5146和SiI178使用,在圖像處理模塊中掛接Avalon從設(shè)備,YCbCr轉(zhuǎn)換為RGB后可以通過處理器編寫C算法處理或者通過的標(biāo)志信號進(jìn)行處理,處理結(jié)果直接送DVI編碼器。采用乒乓交織算法,保證了圖像不閃爍和無鋸齒現(xiàn)象。

  參考文獻(xiàn)

  [1] 錢建良.DSP+FPGA嵌入式多路視頻監(jiān)控系統(tǒng)硬件平臺 [J].電子產(chǎn)品世界,2007(11).

  [2] Altera.Nios II Hardware Development Tutorial[DB/OL]. www.altera.com,2004.

  [3] TI.TVP5146 Datasheet[DB/OL].www.ti.com,2007.

  [4] Silicon Image.SiI178 Datasheet[DB/OL].www.siliconimage.com,2004.

  [5] The ITU Radiocommunication Assembly.Recommendation ITU-R BT.656-4[DB/OL].www.itu.com,1998.

  [6] Altera.EP2C35F672 Datasheet.www.altera.com,2004.

  [7] 劉韜,樓興華.FPGA數(shù)字電子系統(tǒng)設(shè)計(jì)與開發(fā)實(shí)例導(dǎo)航[M].北京:人民郵電出版社,2005.

  [8] 王建校,危建國.SOPC設(shè)計(jì)基礎(chǔ)與實(shí)踐[M].西安:西安電子科技大學(xué)出版社,2006.


上一頁 1 2 3 4 5 下一頁

關(guān)鍵詞: FPGA NiosII DVI 圖像采集

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉