FPGA與ADSP TS201的總線接口設計方案
在雷達信號處理、數(shù)字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實時通信至關重要。
TS201 DSP的外部總線接口有兩種協(xié)議:慢速協(xié)議和高速流水協(xié)議。流水線協(xié)議適合與快速同步設備連接,文中采用此協(xié)議,實現(xiàn)DSP與FPGA之間的通信。
1 DSP流水線協(xié)議
流水線協(xié)議用來提供流水線方式的數(shù)據(jù)傳輸。在該傳輸協(xié)議下,每個時鐘周期可以傳輸一個數(shù)據(jù)??刂屏魉€協(xié)議進行數(shù)據(jù)傳輸?shù)闹饕盘柊韵乱_:
- RD——數(shù)據(jù)傳輸讀信號;
- WRH和WRL——數(shù)據(jù)傳輸寫信號;
- BRST——突發(fā)方式數(shù)據(jù)傳輸指示;
- ADDR——地址總線;
- DATA——數(shù)據(jù)總線。
流水線協(xié)議數(shù)據(jù)傳輸有兩種方式:普通流水線協(xié)議和突發(fā)流水線協(xié)議。ADSP TS201的數(shù)據(jù)總線位寬可以通過SYSCON寄存器設置為32位或者64位,但是有時候需要傳輸?shù)臄?shù)據(jù)位寬可能是32位,64位或者128位,這樣就有可能出現(xiàn)數(shù)據(jù)總線位寬和數(shù)據(jù)位寬不一致的情況,如果總線位寬小于數(shù)據(jù)位寬,DSP采用突發(fā)流水協(xié)議傳輸,否則采用普通流水線協(xié)議。
1.1 普通流水線協(xié)議
圖1是DSP使用普通流水協(xié)議,寫FPGA內部寄存器時序圖,流水深度為1,在時鐘沿1地址線、WRx(WRH和WRL)同時有效,一個時鐘周期后,在時鐘沿2數(shù)據(jù)線有效,地址線、WRx無效。
評論