新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的QPSK及OQPSK信號調(diào)制解調(diào)電路

基于FPGA的QPSK及OQPSK信號調(diào)制解調(diào)電路

作者: 時間:2009-11-21 來源:網(wǎng)絡(luò) 收藏

解調(diào)原理

  O克服了的180°相位跳變問題,且信號通過BPF后,包絡(luò)起伏較小,性能得到了改善,因而受到了廣泛重視。但是,當碼元轉(zhuǎn)換時,O的相位變化不連續(xù),存在90°的相位跳變,因此,該技術(shù)的高頻滾降慢,頻帶較寬。

  圖6所示在QuartusII環(huán)境下的仿真結(jié)果。

OQPSK在QuartusII環(huán)境下的調(diào)制和解調(diào)仿真結(jié)果

  到此即可完成基于的QPSK及工作。

  3 結(jié)束語

  在高速數(shù)字突發(fā)通信中,往往需要快速、高效地對接收信號進行位定,并對載波初始相位信息進行估計。本文所分析的關(guān)于QPSK及信號的方法,在軍事、民用領(lǐng)域都具有十分廣泛的應(yīng)用價值,同時也能應(yīng)用于各種數(shù)字通信領(lǐng)域。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉