新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > JTAG接口的結(jié)構(gòu)組成

JTAG接口的結(jié)構(gòu)組成

作者: 時間:2011-12-08 來源:網(wǎng)絡(luò) 收藏
JTAG調(diào)試接口的結(jié)構(gòu)如圖1所示。它由測試訪問端口TAP(Test Access Port)控制器、旁路(bypass)寄存器、指令寄存器和數(shù)據(jù)寄存器,以及與兼容的ARM架構(gòu)處理器組成;處理器的每個引腳都有一個移位寄存單元,稱為邊界掃描單元BSC(Boundary Scan Cell),它將JTAG電路與處理器核邏輯電路聯(lián)系起來,同時,隔離了處理器核邏輯電路與芯片引腳;所有的邊界掃描單元構(gòu)成了邊界掃描寄存器BSR,該寄存器電路僅在進(jìn)行JTAG測試有效,在處理器核正常工作時無效。

JTAG調(diào)試接口不意圖

  圖1 JTAG調(diào)試接口示意圖

 ?。?)TAP(測試訪問端口)控制器

  TAP控制器對嵌入在ARM處理器核內(nèi)部的測試功能電路的訪問控制,是一個同步狀態(tài)機(jī),通過測試模式選擇TMS和時鐘信號TCK來控制其狀態(tài)機(jī)。通過測試模式選擇TMS和時鐘信號TCK *控制其狀態(tài)轉(zhuǎn)移,實(shí)現(xiàn)IEEE1149.1標(biāo)準(zhǔn)所確定的測試邏輯電路的工作時序。

 ?。?)指令寄存器

  指令寄存器是串行移位寄存器,通過它可以串行輸入執(zhí)行各種操作的指令。

 ?。?)數(shù)據(jù)寄存器組

  數(shù)據(jù)寄存器組是一組串行移位寄存器。操作指令被串行裝入由當(dāng)前指令所選擇的數(shù)據(jù)寄存器,隨著操作的進(jìn)行,測試結(jié)果被串行移出。其中:

  ·器件ID寄存器:讀出在芯片內(nèi)固化的D號。

  ·旁路寄存器:1位移位寄存器,用一個時鐘的延遲把TDI連接至TDO,使測試者在同一電路板測試循環(huán)內(nèi)訪問其他器件。

  ·邊界掃描寄存器(掃描鏈):截取ARM處理器核與芯片引腳之間的所有信號,組成專用的寄存器位。



關(guān)鍵詞: JTAG接口

評論


技術(shù)專區(qū)

關(guān)閉