新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于DSP+FPGA多通道單端/差分信號采集系統(tǒng)

基于DSP+FPGA多通道單端/差分信號采集系統(tǒng)

作者: 時間:2014-03-12 來源:網(wǎng)絡(luò) 收藏
ADS8517控制以及通道切換控制模塊在按照圖3所示的時序控制過程中,要根據(jù)采樣率分頻值設(shè)置寄存器中的值控制兩次采樣之間的時間間隔,即控制兩個相鄰信號下降沿之間的時間間隔,從而改變采樣率。在控制多路選擇模塊進(jìn)行通道切換時,根據(jù)建立的索引列表依次切換通道,切換要在圖3中兩個相鄰信號低脈沖之間進(jìn)行,這樣才能確保當(dāng)A/D采樣時,通道已經(jīng)切換完畢,輸入信號已穩(wěn)定,從而保證采樣的準(zhǔn)確性。
除此之外,在中開辟一個字長為32位的FIFO,低16位存入A/D采樣的數(shù)據(jù),高16位存入該數(shù)據(jù)對應(yīng)的通道號,F(xiàn)IFO半滿,則給發(fā)中斷,由將A/D采樣后的數(shù)據(jù)讀出,以便后續(xù)處理。要注意的是,F(xiàn)IFO深度不能設(shè)置得太淺,否則會很快達(dá)到半滿,導(dǎo)致對中斷響應(yīng)不過來。

3 結(jié)果驗證
按照以上設(shè)計思路,完成硬件電路、內(nèi)邏輯和DSP的程序設(shè)計,使用QuartusII中的在線邏輯分析儀SignalTapII Logic Analyzer對結(jié)果進(jìn)行采樣分析,圖4所示為在DSP設(shè)置使能通道為30和31,并且均為單端的條件下采到的結(jié)果,與期望結(jié)果一致,類似這樣通過多次改變控制條件采樣分析發(fā)現(xiàn),該系統(tǒng)可以正確地實現(xiàn)之前所描述的功能,從而驗證了該設(shè)計的合理正確性。

本文引用地址:http://m.butianyuan.cn/article/241675.htm



4 結(jié)束語
由于DSP+協(xié)同工作平臺的優(yōu)越性,使其在信號處理中的應(yīng)用越來越廣泛。文中介紹了一種基于DSP+FPGA的平臺,并利用ADS8517構(gòu)成的一個具有/差分的A/D信號采集系統(tǒng)。該系統(tǒng)的使能通道數(shù)可選,單端/差分方式可設(shè)置,采樣率可改變,機動靈活,可以應(yīng)用在諸多信號采集以及測試系統(tǒng)中。

fpga相關(guān)文章:fpga是什么



上一頁 1 2 下一頁

關(guān)鍵詞: DSP FPGA 多通道單端 差分信號

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉